EP2C5F256C6
733
1975/20+
專注軍工軍航事業(yè),進(jìn)口原裝
EP2C5F256C6N
500000
BGA256/22+
全新原裝全市場價(jià)
EP2C5F256C6N
4000
BGA/2023+
原裝原廠代理 可免費(fèi)送樣品
EP2C5F256C6N
6800
BGA/25+
只做原裝現(xiàn)貨
EP2C5F256C6N
199800
BGA/09+
全新原裝現(xiàn)貨,一站式BOM配單
EP2C5F256C6N
1
BGA/22+
xilinx嵌入式分銷商
EP2C5F256C6N
5000
-/23+
的XILINXALTERA分銷商原裝長期供貨
EP2C5F256C6
2350
BGA/2025+
一級代理,原裝假一罰十價(jià)格優(yōu)勢長期供貨
EP2C5F256C6
1656
BGA256/1932+
一手渠道 假一罰十 原包裝常備現(xiàn)貨林R Q2280193667
EP2C5F256C6
9451
21+/256LBGA
只做原裝公司現(xiàn)貨
EP2C5F256C6
672
BGA/23+
渠道商,有貨,原廠原裝,帶COC
EP2C5F256C6
66075
BGA/24+
原裝正支持實(shí)單
EP2C5F256C6
572
256FBGA (17x17)/23+
只售全新原裝
EP2C5F256C6
8000
N/A/2024
上海原裝現(xiàn)貨庫存,歡迎查詢
EP2C5F256C6
17500
BGA/25+
貨真、價(jià)實(shí)、城交
EP2C5F256C6
21430
BGA/23+
原裝現(xiàn)貨,長期供應(yīng)
EP2C5F256C6
3520
-/23+
主營ALTERA 全新原裝現(xiàn)貨
EP2C5F256C6
18860
BGA/18+
原裝現(xiàn)貨 量多可訂貨
EP2C5F256C6
16800
BGA256/1808+
原裝正品,亞太區(qū)混合型電子元器件分銷
EP2C5F256C6
30
N/A/18+
真實(shí)數(shù)量訂貨一周來確認(rèn)
歷史最低報(bào)價(jià):¥30.0000 歷史最高報(bào)價(jià):¥90.0000 歷史平均報(bào)價(jià):¥63.2857
96)個(gè)單元,即ram存儲空間應(yīng)為4 096x12 bit=49 152 bits,由于本設(shè)計(jì)所選擇的fpga內(nèi)部ram最大可配置為119 808 bits,完全可以滿足49 152 bits的ram空間設(shè)計(jì)。所以波形ram設(shè)計(jì)為字長12位,地址線12位。針對任意波形發(fā)生器與普通dds的不同,波形ram的設(shè)計(jì)主要要求ram具有讀寫兩個(gè)端口,這樣可以通過兩套地址系統(tǒng),方便地進(jìn)行ram內(nèi)容更新,即對ram的寫操作;波形幅度量化數(shù)據(jù)的輸出,即對ram的讀操作。結(jié)合altera公司fpga的特點(diǎn),選擇了ep2c5f256c6這個(gè)芯片內(nèi)部的雙口ram來實(shí)現(xiàn)這個(gè)功能,如圖lo所示。 芯片內(nèi)部的雙口ram具有讀地址和寫地址兩組地址線,數(shù)據(jù)線也分成了讀數(shù)據(jù)線和寫數(shù)據(jù)線兩組。這樣波形ram的設(shè)計(jì)就非常簡單了,將寫數(shù)據(jù)線、寫地址線和單片機(jī)的數(shù)據(jù)線、地址線相連,用單片機(jī)更新ram中的數(shù)據(jù);將讀地址線和讀數(shù)據(jù)線分別與相位累加器的輸出和dac的數(shù)據(jù)輸入相連,讀數(shù)據(jù)線上即輸出了波形幅度量化數(shù)據(jù)。 2 結(jié)束語 本文詳細(xì)闡述了產(chǎn)生任意波形數(shù)據(jù)和基于fpga的硬件設(shè)計(jì)部分,以quartusⅱ8.o軟件平臺作為開發(fā)工具,選用cy
ds(低壓差分)信號等。 完成stp配置,將sof文件配置到fpga,運(yùn)行signaltapii ela,當(dāng)待測信號條件滿足時(shí),數(shù)據(jù)捕獲開始,捕獲的數(shù)據(jù)以波形的形式表示出來。signaltapii ela也可將捕獲數(shù)據(jù)通過多余的i/o引腳輸出,以供外部的測試設(shè)備使用。 3 實(shí)例分析 本文以一個(gè)基于ddr sdram高速數(shù)據(jù)采集ip核的設(shè)計(jì)為例,具體說明如何用signaltapii ela來進(jìn)行fpga在線調(diào)試。使用altera公司的器件cycloneli系列fpga ep2c5f256c6,該器件支持signaltap ii ela。 當(dāng)前需要測試來自3個(gè)模塊的信號:外部存儲器ddr sdram與fpga的接口信號、fpga內(nèi)部輸入輸出pio寄存器信號、fpga內(nèi)部ram接口信號。 先關(guān)閉增量編譯,設(shè)置采樣時(shí)鐘為外部獨(dú)立時(shí)鐘clk=50 mhz;采樣深度為256;ram類型為m4k,數(shù)據(jù)寬度分割為256×1;觸發(fā)位置為pre trigger position;觸發(fā)信號為ddr sdram讀操作信號;觸發(fā)條件為basic單信號觸發(fā);觸發(fā)條件級數(shù)為1級。從圖2可知,該觸發(fā)