EP2C35F672C6N
2865
BGA/1608+
特價(jià)特價(jià)全新原裝現(xiàn)貨
EP2C35F672C6N
2557
-/1911
真實(shí)原裝現(xiàn)貨,軍工優(yōu)勢(shì)庫(kù)位北京
EP2C35F672C6
1280
BGA/16+
原裝現(xiàn)貨實(shí)單來(lái)購(gòu)
EP2C35F672C6N
1
BGA/17+
xilinx嵌入式分銷商
EP2C35F672C6N
5000
-/23+
的XILINXALTERA分銷商原裝長(zhǎng)期供貨
EP2C35F672C6N
16
BGA672/22+
現(xiàn)貨庫(kù)存快速報(bào)價(jià)/質(zhì)量保證,量大可供
EP2C35F672C6N
100000
-/-
現(xiàn)貨庫(kù)存,如實(shí)報(bào)貨,價(jià)格優(yōu)勢(shì),一站式配套服務(wù)
EP2C35F672C6
12000
FBGA672(27x27)/2022+
原裝可開發(fā)票
EP2C35F672C6
5
BGA/07+
四雄微原裝價(jià)優(yōu)實(shí)在
EP2C35F672C6
5000
BGA/25+
提供BOM一站式配單服務(wù)
EP2C35F672C6
5000
672FBGA/23+
原裝現(xiàn)貨
EP2C35F672C6
105000
BGA/23+
原廠渠道,現(xiàn)貨配單
EP2C35F672C6
12800
BGA/25+23+
原裝正規(guī)渠道優(yōu)勢(shì)商/全新進(jìn)口深圳現(xiàn)貨原盒原包
EP2C35F672C6
8700
BGA/2023+
原裝現(xiàn)貨
EP2C35F672C6
7300
672FBGA27x27/2026+
行業(yè)十年,價(jià)格超越代理, 支持權(quán)威機(jī)構(gòu)檢測(cè)
EP2C35F672C6
8650
BGA672/25+23+
原裝渠道優(yōu)勢(shì)商全新進(jìn)口深圳現(xiàn)貨原盒原包
EP2C35F672C6
45000
BGA/1808+
原裝正品,亞太區(qū)電子元器件分銷商
EP2C35F672C6
100500
BGA672/2519+
一級(jí)代理專營(yíng)品牌原裝,優(yōu)勢(shì)現(xiàn)貨,長(zhǎng)期排單到貨
EP2C35F672C6
3000
BGA/N/A
原裝正品熱賣,價(jià)格優(yōu)勢(shì)
EP2C35F672C6
5000
672FBGA/23+
原裝現(xiàn)貨
EP2C35F672C6N
IC FPGA 475 I/O 672FBGA
EP2C35F672C6NPDF下載
歷史最低報(bào)價(jià):¥128.0000 歷史最高報(bào)價(jià):¥1200.0000 歷史平均報(bào)價(jià):¥442.5652
重構(gòu)智能儀器硬件設(shè)計(jì) 2.1 可重構(gòu)儀器硬件結(jié)構(gòu) 可重構(gòu)智能儀器技術(shù)將先進(jìn)的微電子技術(shù)、半導(dǎo)體技術(shù)和微處理器技術(shù)引入儀器設(shè)計(jì)領(lǐng) 域,通過(guò)構(gòu)建通用的硬件平臺(tái),最終由用戶通過(guò)選擇不同的軟件來(lái)實(shí)現(xiàn)不同的儀器功能,因 此軟硬件在可重構(gòu)儀器設(shè)計(jì)技術(shù)中同樣關(guān)鍵。 可重構(gòu)智能儀器硬件結(jié)構(gòu)由 nois ii 處理器系統(tǒng)(包括可重構(gòu)fpga 芯片、fpga 片外 系統(tǒng))和計(jì)算機(jī)組成,其硬件結(jié)構(gòu)框圖如圖1 所示。 可重構(gòu) fpga 選用altera 公司cyclone ii 系列中的ep2c35f672c6 芯片,片外系統(tǒng)主要 包括sdram 存儲(chǔ)器、flash 存儲(chǔ)器、模數(shù)轉(zhuǎn)換芯片、數(shù)模轉(zhuǎn)換芯片、epc16 增強(qiáng)型配置芯 片、max232 芯片等組成。片外系統(tǒng)實(shí)現(xiàn)數(shù)據(jù)的采集、預(yù)處理、存儲(chǔ)和輸出等功能。 2.2 控制核 在基于 fpga 的可重構(gòu)智能儀器中,ep2c35f672c6 是整個(gè)系統(tǒng)的核心,為了實(shí)現(xiàn)fpga 與其他芯片、器件的正確通信、數(shù)據(jù)交換,需要在fpga 上配置nios ii 軟核處理器以及其 他控制器核。 (一)nios ii 嵌入式處理器的設(shè)置。首先在quar
coc的硬盤,而沒(méi)有采用固態(tài)硬盤,就是為簡(jiǎn)化設(shè)計(jì),避開設(shè)計(jì)復(fù)雜固態(tài)硬盤控制器。但用sd卡作為8086 coc系統(tǒng)的硬盤,調(diào)試是實(shí)驗(yàn)難點(diǎn)。因?yàn)閟d卡是復(fù)雜存儲(chǔ)器,有自己的命令集,要找到sd卡的仿真模型幾乎不可能,而通過(guò)verilog hdl硬件描述語(yǔ)言對(duì)sd卡的功能建立模型進(jìn)行sd卡功能仿真,其復(fù)雜性將會(huì)更大。為了簡(jiǎn)化設(shè)計(jì),不采用通過(guò)sd卡模型在modelsim中進(jìn)行仿真,而是把設(shè)計(jì)直接綜合到fpga板上進(jìn)行板級(jí)仿真。根據(jù)實(shí)驗(yàn)已有的條件,alterade2開發(fā)板核心器件是cyclone ii系列的ep2c35f672c6[5]fpga。用quartus ii將綜合8086 coc生成的sof文件通過(guò)jtag電纜下載到de2開發(fā)板上,把sd卡插入de2開發(fā)板的sd卡插槽,進(jìn)行sd卡的調(diào)試。 為了測(cè)試sd卡能否接收到主機(jī)的數(shù)據(jù),有效辦法是檢測(cè)sd卡對(duì)每條命令是否響應(yīng),達(dá)到命令響應(yīng)將sd卡接口信號(hào)輸出到邏輯分析儀進(jìn)行觀察的目的。但邏輯分析儀在使用觀察響應(yīng)波形需要一些觸發(fā)條件(其觀察數(shù)據(jù)深度是有限的),而sd卡接收和發(fā)送的數(shù)據(jù)是串行數(shù)據(jù),因此要看到所有信號(hào)完整的波形是不可能的。為了解決這個(gè)問(wèn)題,可采用軟硬件相結(jié)合
的接口配置;當(dāng)ip選擇參數(shù)為 06h、07h時(shí),ip_bridge置sha1控制指令shal_in-struct_o為00h,使sha1協(xié)處理器處于休眠狀態(tài)。對(duì) ip_bridge仿真波形圖的分析表明,其邏輯功能正確。由于在初次fpga下載測(cè)試時(shí)發(fā)現(xiàn),允許ip_bridge對(duì)ip核進(jìn)行時(shí)鐘配置會(huì)導(dǎo)致協(xié)處理器功能不穩(wěn)定,因而取消了ip_bridge的ip核時(shí)鐘配置功能。除此以外,其余部分均滿足本文2.1中的功能要求。 為進(jìn)一步驗(yàn)證設(shè)計(jì)的正確性,本文選用altera公司cyclone ii系列ep2c35f672c6器件,對(duì)其進(jìn)行了fpga下載測(cè)試。在初次測(cè)試時(shí)發(fā)現(xiàn),各ip核雖然可以完成功能調(diào)用,但執(zhí)行結(jié)果不穩(wěn)定,測(cè)試結(jié)果的最后5~10字節(jié)與標(biāo)準(zhǔn)測(cè)試對(duì)的結(jié)果不符。經(jīng)分析發(fā)現(xiàn),導(dǎo)致ip核功能錯(cuò)誤的原因?yàn)閕p_bridge在對(duì)時(shí)鐘進(jìn)行配置時(shí),會(huì)產(chǎn)生時(shí)鐘延遲。因此,取消了 ip_bridge的時(shí)鐘配置功能,在qu-artus ii 5.0下進(jìn)行編譯仿真與綜合下載,再次進(jìn)行fpga下載測(cè)試。測(cè)試結(jié)果顯示,各ip核功能均正確無(wú)誤。采用選定器件,ip_bridge邏輯資源消耗為 200 le,最大路徑延遲為16.838
和整個(gè)系統(tǒng)的供電電路組成。如圖1所示。 2.1 fpga芯片選擇 在fpga的應(yīng)用過(guò)程中,首先就是要對(duì)fpga芯片進(jìn)行選型,根據(jù)具體應(yīng)用選擇合適的fpga芯片對(duì)于下一步的開發(fā)以及功能實(shí)現(xiàn)有著重要的意義。我們根據(jù)前面平臺(tái)的總體設(shè)計(jì),可以得出對(duì)芯片的基本要求如下:1)成本低;2)需要最少4路pwm波形輸出:3)需要較高的12 v轉(zhuǎn)化為3.3 v的實(shí)時(shí)芯片;4)要有較高的處理速度;5)i/o接口要多。 綜合考慮以上條件,采用altera公司生產(chǎn)的cycloneii系列fpga中的ep2c35f672c6型號(hào)基本滿足要求。它具有出色的運(yùn)算速度、低成本且?guī)в衐sp模塊、超大的內(nèi)部存儲(chǔ)器、多通道pwm的輸出、靈活的設(shè)計(jì)和多種語(yǔ)言的綜合運(yùn)用。其優(yōu)勢(shì)突出,性價(jià)比較高。 2.2 配置電路 fpga芯片正常工作需要完整的配置電路,下面從硬件的選型和設(shè)計(jì)上對(duì)配置電路做一下要點(diǎn)分析。 1)電源電路的設(shè)計(jì) 電源系統(tǒng)為整個(gè)系統(tǒng)提供能量,是系統(tǒng)正常工作的保障,具有極其重要的地位。一個(gè)好的電源往往能使系統(tǒng)的故障減少一半以上。因?yàn)槭须姙?20 v交流電,所以在給控制系統(tǒng)供電之前需要一個(gè)變壓器將電壓降為
機(jī)構(gòu)、鍵盤控制、lcd顯示、語(yǔ)音通信(發(fā)送與接收)以及rs232總線轉(zhuǎn)換等部分。 輸液控制與語(yǔ)音通信是本文的主要研究?jī)?nèi)容,也是本系統(tǒng)穩(wěn)定性和可靠性的根本保證。根據(jù)系統(tǒng)要求,設(shè)計(jì)中以fpga為控制器,以光纖傳感器和容柵傳感器為檢測(cè)機(jī)構(gòu),以步進(jìn)電機(jī)為執(zhí)行機(jī)構(gòu)。為了安全和方便,利用rs232總線增設(shè)了語(yǔ)音通信和輸液完成自動(dòng)報(bào)警等功能。 2 硬件部分 2.1 控制器硬件設(shè)計(jì) 控制器主芯片采用altera公司的型號(hào)為apex系列的fpga芯片,芯片型號(hào)為 cyclone ii ep2c35f672c6。fpga芯片采用90 nm的低功耗設(shè)計(jì)、672-pin fineline bga封裝,內(nèi)置35個(gè)內(nèi)嵌18×18乘法器、475個(gè)用戶管腳、4plls、205個(gè)差分通道(比c8高出一倍的主頻,可以達(dá)到400 mhz)典型值100萬(wàn)門,最大值約160萬(wàn)門。主處理器采用altera公司的32位nios軟核處理器,與傳統(tǒng)的嵌入式處理器相比,niosⅱ處理器更加靈活。該芯片具有定制特性,可以根據(jù)自身的系統(tǒng)要求、性能要求和成本要求進(jìn)行定制。系統(tǒng)總線采用avalon總線標(biāo)準(zhǔn)。另外系統(tǒng)具有rs232串行通信口、