帶有此標記的料號:
1. 表示供應商具有較高市場知名度,口碑良好,繳納了2萬保證金,經維庫認證中心嚴格審查。
2. 供應商承諾此料號是“現(xiàn)貨” ,如果無貨或數(shù)量嚴重不足(實際數(shù)量不到顯示數(shù)量一半),投訴成立獎勵您500元。
522
BGA/15+
四雄微原裝價優(yōu)實在

1.表示供應,口碑良好,繳納了2萬保證金,經維庫認證中心嚴格審查。
2.供應商承諾此料號是“現(xiàn)貨” ,如果無貨或數(shù)量嚴重不足(實際數(shù)量不到顯示數(shù)量一半),投訴成立獎勵您500元。
20
FBGA/12+
公司100%全新原裝現(xiàn)貨
3000
BGA/09+
原裝現(xiàn)貨
12580
84TFBGA/24+25+
助力國營二十載,您的原廠窗口,一站式BOM配單
6800
BGA/2403+
主營內存.閃存全系列 ,歡迎咨詢
9990
-/25+
官網可查icscjh.com
20
FBGA/12+
公司100%全新原裝現(xiàn)貨
200
SOP/24+
原裝現(xiàn)貨
60621
-/2025+
原廠渠道商,可支持60天賬期及180天承兌
979
FBGA84/-
原裝現(xiàn)貨,量大可議
100
FBGA/15+
只做原裝歡迎監(jiān)督
MT47H64M16NF-25E
1208
BGA/16+
自己原裝現(xiàn)貨,深圳可交易
MT47H64M16NF-25E:M
9600
BGA/24+
假一罰十,原裝進口現(xiàn)貨供應,價格優(yōu)勢
MT47H64M16HR-25EIT:H
6007
BGA/22+23+
渠道現(xiàn)貨 專注原裝17年 價優(yōu)
MT47H64M16NF-25E:M
2500
FBGA84(8x12.5)/22+
只做原裝歡迎監(jiān)督
MT47H64M16NF-25E AIT:M
15000
-/24+25+
全新原裝現(xiàn)貨庫存受權代理可送樣可提供技術支持
MT47H64M16HR-3IT:H
800
BGA/18+
-
MT47H64M16NF-25E IT
5000
BGA84/23+
全新原裝現(xiàn)貨,可開專票
MT47H64M16NF-25E IT:M
8000
-/-
工廠年底庫存低價處理
MT47H64M16BT-5E:A
IC DDR2 SDRAM 1GBIT 5NS 92FBGA
Micron
MT47H64M16BT-5E:APDF下載
MT47H64M16BT-37E:A
IC DDR2 SDRAM 1GBIT 92FBGA
Micron
MT47H64M16BT-37E:APDF下載
v由cpci機箱提供。5 v供給dc/dc器件降壓以產生其他電源電壓,同時給1553總線的變壓器供電。3.3 v是系統(tǒng)主電源,包括usb phy、時鐘器件、fpga和cpu以及pci橋器件(plx6466)的i/o部分等。其他電源電壓都是由5v或3.3 v經電源器件降壓得到。 其中vdd 1.5 v是ppc440epx的內核電壓,sovdd是cpu的ddr2接口電源;1.8 v為pci橋的內核電壓,vddio是pci橋的接口電源。 該系統(tǒng)采用ddr2作為內存,使用4片micron公司的mt47h64m16,容量為512 mb。每片ddr2器件的內核、接口和dll的電源電壓都是1.8 v,最大電流為440 ma。另外需特別注意ddr2的vref以及地址和控制信號的端口接電壓vtt,其電壓值都是0.9 v。其中,vref對容差的要求非常嚴格(小于2%),不過其對電流的要求較小。而對vtt不僅有嚴格的容差要求,而且還要求其能在瞬間輸出或吸收很大的電流。同時,vref岍要隨著vdd的變化而變化,vtt也要跟蹤vref的變化。通常的ldo難以完成這樣的工作,必須采用專用的ddr端接電源器件。 該系統(tǒng)使
上,可以從兩個方面入手:①縮短視頻數(shù)據(jù)的傳輸時間,使用當前最高效的h.264 編碼技術縮小傳輸?shù)男畔⒘浚捎脛討B(tài)自適應調整視頻數(shù)據(jù)的幀碼率來減少傳輸?shù)男畔⒘?,以適應無線帶寬及抖動。②實現(xiàn)視頻數(shù)據(jù)傳輸?shù)膓os 機制,自己設計實現(xiàn)了3g 無線傳輸?shù)膓os 機制,選用實時傳輸控制協(xié)議rtcp 和rtp 配合使用,能以有效的反饋和最小的開銷實現(xiàn)傳輸效率最佳化,因此保證了視頻質量及其實時性。 1 系統(tǒng)架構及工作原理 本系統(tǒng)采用的是由達芬奇處理器(tms320dm6446)、ddr2sdram(mt47h64m16)、nand flash(k9f1208x0c)、視頻解碼器tvp5150、3g 芯片(中興mc8360)、gps 衛(wèi)星定位芯片加上外圍接口芯片的方案。ccd 攝像機采集模擬視頻信號傳入視頻解碼器內,進行模/ 數(shù)轉換, 輸出符合itu-bt.656標準的數(shù)字視頻信號,然后將數(shù)字視頻信號傳到視頻處理子系統(tǒng)的前端進行預處理,將數(shù)字視頻信號通過本人設計的osd字幕添加算法加入白底黑邊字幕后,經過codec engine 編碼后通過usb2.0 總線端口送入3g 傳輸芯片,無線傳輸?shù)竭h程視頻監(jiān)控中心;達
線的變壓器供電。3.3 v是系統(tǒng)主電源,包括usb phy、時鐘器件、fpga和cpu以及pci橋器件(plx6466)的i/o部分等。其他電源電壓都是由5v或3.3 v經電源器件降壓得到。 表1、2分別為cpu和pci橋器件的功耗需求,cpu器件對上電順序沒有要求。其中vdd 1.5 v是ppc440epx的內核電壓,sovdd是cpu的ddr2接口電源;1.8 v為pci橋的內核電壓,vddio是pci橋的接口電源。 該系統(tǒng)采用ddr2作為內存,使用4片micron公司的mt47h64m16,容量為512 mb。每片ddr2器件的內核、接口和dll的電源電壓都是1.8 v,最大電流為440 ma。另外需特別注意ddr2的vref以及地址和控制信號的端口接電壓vtt,其電壓值都是0.9 v。其中,vref對容差的要求非常嚴格(小于2%),不過其對電流的要求較小。而對vtt不僅有嚴格的容差要求,而且還要求其能在瞬間輸出或吸收很大的電流。同時,vref岍要隨著vdd的變化而變化,vtt也要跟蹤vref的變化。通常的ldo難以完成這樣的工作,必須采用專用的ddr端接電源器件。 該系統(tǒng)
r2的接口電路設計 omap-l138內部集成的ddr2/mobile ddr控制器可外接工作頻率150mhz的ddr2 sdram或者工作頻率133mhz的mobile ddr。本設計采用ddr2 sdram作為系統(tǒng)后級波形數(shù)據(jù)緩存器。較之sdram,ddr2 sdram不僅讀寫速度可大幅提高,存儲容量更是得到極大擴展,示波器因而能夠存儲更多波形數(shù)據(jù)并觀察到更多的波形細節(jié),提高示波器對復雜信號和瞬態(tài)信號的捕獲概率。本設計的ddr2 sdram選用鎂光公司的ddr2 800內存顆粒,型號為mt47h64m16,容量為1gbit,核心工作電壓為1.8v,核心工作頻率為400mhz,由于omap-l138內部的ddr2控制器最高工作頻率為150mhz,所以此系統(tǒng)中ddr2需要降頻使用。omap-l138與ddr2的接口連接示意圖如圖3所示: 圖3 omap-l38與ddr2的接口連接示意圖 ddr2的信號線包括時鐘、數(shù)據(jù)和命令三部分。本設計由ddr2控制器提供差分時鐘clk+和clk-給ddr2,,差分時鐘之間并接一個100ω的匹配電阻,用以消除時鐘的毛刺并限制驅動電流;數(shù)據(jù)部分主要完成數(shù)據(jù)