雙供電DSP電源設(shè)計(jì)的總線沖突
出處:droum 發(fā)布于:2009-01-09 15:37:18
TMS320F2812的內(nèi)核和I/O采用雙供電方式,在設(shè)計(jì)系統(tǒng)時必須保證如果其中的一種電壓低于要求的操作電壓,則 另一個電壓的供電時間不能超出要求的時間。此外,在系統(tǒng)上電過程中,DSP需要根據(jù)相關(guān)的引腳電平對其工作模 式進(jìn)行配置,因此要求內(nèi)核要先于外部I/O供電。為了保障系統(tǒng)的穩(wěn)定性和運(yùn)行壽命,必須進(jìn)行綜合考慮,系統(tǒng)設(shè) 計(jì)過程中供電順序也是其中設(shè)計(jì)之一。在上電過程中,系統(tǒng)內(nèi)核供電要和I/O緩沖供電盡可能同時,這樣可以保障I/O緩沖接收到正確的內(nèi)核輸出,并防止系統(tǒng)的總線沖突。
實(shí)際上在DSP系統(tǒng)設(shè)計(jì)時,防止DSP的IJO引腳同外設(shè)之間的總線沖突是系統(tǒng)設(shè)計(jì)的一個重要方面,需要控制內(nèi)核和IJO的上電次序。由于總線的控制邏輯位于DSP內(nèi)核模塊,I/O供電先于內(nèi)核供電會使DSP和外設(shè)同時配制成輸出功能引腳。如果DSP與外設(shè)輸出的電平相反將會產(chǎn)生總線沖突。圖1給出了一個簡單的雙向口,此時會有較大的電流流過相反電平的通道。因此,系統(tǒng)設(shè)計(jì)時要求內(nèi)核和外部I/O同時供電,從而避免總線控制信號處于不定狀態(tài)時的沖突。如果內(nèi)核先于I/O掉電,總線控制信號又處于不定的狀態(tài),也會導(dǎo)致有較大的電流流過I/O和DSP內(nèi)核。因此,正確的上電、掉電次序(內(nèi)核先上電后掉電)是保證系統(tǒng)可靠性,延長器件使用壽命的一種必要措施。

圖1 雙向端口總線沖突示意圖
歡迎轉(zhuǎn)載,信息來源維庫電子市場網(wǎng)(www.hbjingang.com)
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 單片機(jī)技術(shù)特性與嵌入式開發(fā)實(shí)踐指南2026/1/7 10:00:02
- 單片機(jī)(MCU)與數(shù)字信號處理器(DSP)分類及選型技術(shù)指南2025/12/30 10:02:37
- 工業(yè)級DSP信號處理系統(tǒng):硬件適配與抗干擾工程方案2025/12/15 14:41:00
- HOLTEK推出HT32F65533G/733G內(nèi)建N/N預(yù)驅(qū)電機(jī)專用SoC單片機(jī)2025/11/26 14:11:41
- 什么是C51數(shù)據(jù)類型擴(kuò)充定義2025/10/27 13:59:22









