2700
BGA/2403+
FPGA現(xiàn)貨增值服務(wù)商,優(yōu)勢現(xiàn)貨
3000
BGA/2318+
主營XILINX全系列FPGA ,歡迎咨詢
5620
BGA/25+
原廠渠道商,可支持60天賬期及180天承兌
XC2VP70-6FF1517C
860
BGA/23+
渠道商,有貨,原廠原裝,帶COC
XC2VP70-6FF1517C
860
BGA/23+
渠道商,有貨,原廠原裝,帶COC
XC2VP70-5FFG1517C
700000
BGA1517/2023+
柒號(hào)芯城跟原廠的距離只有0.07公分
XC2VP70-6FF1704I
992
TRAY/22+/21+
賽靈思管控出貨,不涂碼
XC2VP70-5FGFF1517
100
BGA/11+
全新原裝
XC2VP70-5FF1704I
6800
BGA/2324+
全新原裝,每一片都來自原廠
XC2VP70-6FFG1704C
-
BGA/08+
neworiginal
XC2VP70-5FF1517C
4252
-/23+
XILINX原廠窗口,華南區(qū)一級(jí)現(xiàn)貨分銷商/軍用指定合
XC2VP70-5FF1517C
85000
FCBGA1517/24+
原裝 低價(jià)優(yōu)勢 配單十年
XC2VP70-6FF1517I
14
-/09//30
進(jìn)口原裝.假一罰十
XC2VP70
5000
BGA/23+
優(yōu)勢產(chǎn)品大量庫存原裝現(xiàn)貨
XC2VP70
8000
BGA/22+
原裝現(xiàn)貨,配單能手
XC2VP70
60701
BGA/24+
深圳原裝現(xiàn)貨,可看貨可提供拍照
XC2VP70
80000
-/23+
原裝現(xiàn)貨
XC2VP70
5000
BGA/24+
華為超級(jí)供應(yīng)商,7*24小時(shí)技術(shù)支持,一站式服務(wù)
XC2VP70
8600
-/26+
全新原裝,可開增值稅票
XC2VP70
80000
-/23+
原裝現(xiàn)貨
XC2VP70-6FFG1517C
IC VIRTEXIIPRO FPGA 70K 1517FBGA
Xilinx
XC2VP70-6FFG1517CPDF下載
(ietf)ppp工作組的rfc 2615(1619)/1662,執(zhí)行基于sonet/sdh規(guī)范的點(diǎn)對點(diǎn)協(xié)議(ppp):為pos或atm應(yīng)用提供saturn pos-phy第3層32位系統(tǒng)接口(時(shí)鐘頻率高達(dá)104 mhz),即標(biāo)準(zhǔn)的spl3接口;支持每個(gè)傳輸串行流的獨(dú)立環(huán)路時(shí)鐘工作方式;支持從每條線路端接收流至相應(yīng)傳輸流的獨(dú)立線路環(huán)回,以及支持從線路端傳輸流至相應(yīng)線路端接收流接口的獨(dú)立診斷環(huán)回。 報(bào)文處理模塊采用fpga完成,根據(jù)對資源需求的估算,選擇xilinx公司的virtex-ii xc2vp70實(shí)現(xiàn)。在fpga內(nèi)部完成對于ppp幀的處理,此外,板級(jí)處理機(jī)還利用fpga完成對各關(guān)鍵器件的初始化及相關(guān)配置。 pm5360通過一組spi-3接口經(jīng)接口適配模塊進(jìn)入fpga內(nèi)部。根據(jù)系統(tǒng)管理需求,線卡通過mpc860完成控制管理功能,基于vxworks操作系統(tǒng)設(shè)計(jì)板級(jí)軟件,完成初始化、各模塊配置、運(yùn)行狀態(tài)監(jiān)測、統(tǒng)計(jì)信息上報(bào)等功能。 3 pm5360應(yīng)用要點(diǎn)與難點(diǎn) 由于pm5360集成的功能豐富,其內(nèi)部電路復(fù)雜,可配置寄存器數(shù)量超過2 000個(gè),因此其應(yīng)用難度較大。根據(jù)筆者的調(diào)試經(jīng)驗(yàn),
波器,用于補(bǔ)償cic濾波器幅頻響應(yīng)。抽取器是31階fir低通濾波器,降低數(shù)據(jù)率并進(jìn)一步濾除帶外的噪聲。整個(gè)系統(tǒng)運(yùn)行于49.152 mhz時(shí)鐘下,采樣數(shù)據(jù)經(jīng)過cic進(jìn)行512倍抽取后,數(shù)據(jù)率降為96 khz,最后經(jīng)過低通濾波器進(jìn)行2倍抽取,數(shù)據(jù)率降為48 khz。用fpga實(shí)現(xiàn)adc,包括lvds接收器部分,全部采用veriloghdl語言編寫,實(shí)現(xiàn)簡單,可移植性較好。 4 fpga內(nèi)部實(shí)現(xiàn)的adc實(shí)驗(yàn)分析 整個(gè)adc設(shè)計(jì)工程在xilinx公司的fpga集成開發(fā)環(huán)境ise下編譯,下載到xc2vp70系列fpga上進(jìn)行測試,用tektronix公司的信號(hào)源afg3101產(chǎn)生音頻信號(hào),經(jīng)adc采用后通過板載的8位dac輸出,用agilent公司的示波器54622d進(jìn)行分析,頻率為3 khz的正弦信號(hào)輸入/輸出波形和頻譜如圖4所示。 圖4上半部分波形是輸入的信號(hào)和頻譜,下半部分波形是經(jīng)過adc采樣后通過dac輸出的波形和頻譜。從圖中可以看到,盡管受限于板載dac的位數(shù),dac后面也沒有抗混疊濾波器,僅將adc的18位量化值高8位輸出,但波形和頻譜完全沒有失真。輸出波形上疊加的高頻噪
i,q調(diào)制后的qpsk信號(hào),保存為二進(jìn)制文件,作為功能和時(shí)序仿真的輸入文件。圖6是布局布線后的時(shí)序仿真結(jié)果,最上一行為60 mhz采樣時(shí)鐘,下面兩行是解調(diào)后的i,q數(shù)據(jù),數(shù)據(jù)率為10 mhz。 從圖6中可以看出,經(jīng)過同步后,解調(diào)后的i,q數(shù)據(jù)是正確的,從而證明vhdl設(shè)計(jì)是成功的。 4.2 fpga硬件電路驗(yàn)證 硬件方案的具體實(shí)現(xiàn)中,高速信號(hào)處理板包括a/d采樣芯片ad6645(最高采樣率為65 mhz,14 b),時(shí)鐘分配器cy2305,virtex-ii pro fpga xc2vp70和配置用的prom(xcf32p)。微波源4438c產(chǎn)生中頻105 mhz、比特率20 mb/s的qpsk信號(hào),i,q數(shù)據(jù)格式同上。任意波形發(fā)生器輸出60 mhz的正弦波信號(hào)作為a/d的采樣時(shí)鐘。用54622d示波器觀察高速信號(hào)處理板輸出的解調(diào)后的i,q信號(hào)。 使用project navrigator生成下載用的.mcs.和.bit文件,將他們下載到fpga和prom中進(jìn)行實(shí)際測試。圖7是實(shí)際觀察到的i,q數(shù)據(jù),從中可以看出,對寬帶qpsk信號(hào)的解調(diào)是正確的。 圖8是系統(tǒng)的誤碼率性能
dp接口的信號(hào)處理、高速數(shù)據(jù)記錄、實(shí)時(shí)圖像和測試系統(tǒng)。該產(chǎn)品作為ip,完全兼容ansi 17.1-2003,采用匹配的主fpga卡,可建立點(diǎn)對點(diǎn)數(shù)據(jù)率為1.0625gbps、2.125gbps或2.5gbps的fpga rocket i/o數(shù)據(jù)鏈接。若配備光纖收發(fā)器,該串行fpdp數(shù)據(jù)鏈接可長達(dá)10km。 該fpdp核支持所有的工作模式,包括單向鏈接、帶有數(shù)據(jù)流控制的雙向鏈接、復(fù)制模式及循環(huán)復(fù)制模式,因而可允許多端點(diǎn)同時(shí)記錄和處理原始數(shù)據(jù)。該內(nèi)核僅占用fpga內(nèi)部很小的資源,例如,僅為xc2vp70的1%,即使一個(gè)器件中同時(shí)有幾個(gè)fpdp核,仍可留有大部分fpga資源用于其它電路。 該串行pfdp ip核采用edif格式,適用于仿真,支持vmetro fpga產(chǎn)品,如pmc-fpga03/03f、vpf1和3cpf1系列;或非vmetro fpga產(chǎn)品。該產(chǎn)品售價(jià)為6,000(僅供參考),目前已供貨。 來源:小草
我們上半年才做了一款soc我有啊,我們上半年才做了一款soc,fpga型號(hào)為xc2vp70,pcb包括fpga子卡和主板,可以驗(yàn)證mac、usb、lcd等其它常用接口我的郵箱為mirandatang2001@163.com