用于扇出型晶圓級封裝的銅電沉積
出處:廠商供稿 發(fā)布于:2020-07-13 15:59:16
隨著集成電路設(shè)計師將更復(fù)雜的功能嵌入更狹小的空間,異構(gòu)集成包括器件的3D堆疊已成為混合與連接各種功能技術(shù)的一種更為實用且經(jīng)濟的方式。作為異構(gòu)集成平臺之一,高密度扇出型晶圓級封裝技術(shù)正獲得越來越多的認可。此種封裝解決方案的主要優(yōu)勢在于其封裝的基片更少,熱阻更低,電氣性能也更。這是一個體現(xiàn)“超越摩爾定律”的例子,即使用 “摩爾定律”以外的技術(shù)也能實現(xiàn)更高的集成度和經(jīng)濟效益。
異構(gòu)集成技術(shù)
高密度扇出型封裝技術(shù)滿足了移動手機封裝的外形尺寸與性能要求,因此獲得了技術(shù)界的廣泛關(guān)注。構(gòu)成此技術(shù)的關(guān)鍵元素包括重布線層(RDL)金屬與大型銅柱鍍層。重布線層連通了硅芯片上的高密度連接和印制電路板的低密度連接。通常需要使用多層重布線層,才能夠讓信號路由至電路板。
如圖1所示,大型銅柱是垂直連接不同層級的金屬支柱。頂部單個晶片的焊錫凸塊被放置于大型銅柱之上,并通過回流焊完成連接。

圖1. 2.5D封裝中的中介層結(jié)構(gòu)
大型銅柱的工藝挑戰(zhàn)
大型銅柱的區(qū)別在于其尺寸大?。核母叨群蛯挾仁菢藴抒~柱的5倍之多。構(gòu)建大型銅柱的傳統(tǒng)方法是采用常規(guī)電鍍,這個過程漫長且緩慢。而的問題在于,此過程通常會產(chǎn)生不可接受的不一致結(jié)果。電鍍銅柱的高度會隨局部電流負載密度的不同而變化,并可能在支柱頂部產(chǎn)生一定程度的隆起或凹陷,而不是所需的平坦表面(圖2)。這種高度與特征形狀的不一致,可能會需要額外的后續(xù)平面化步驟(如CMP),并會導(dǎo)致連接不穩(wěn)定,降低設(shè)備性能,增加總體工藝時間和成本。
影響以上電鍍結(jié)果的單個晶片布局差異包括特征形狀、寬度、深寬比以及周圍光阻的厚度和給定區(qū)域的特征密度。這些差異可能會演變成為晶圓、單個晶片或各個特征之間的差異。
解決這個問題的方法之一就是在目標厚度上電鍍多余的金屬,然后逆轉(zhuǎn)電鍍極化與電流方向。這將回蝕所添加金屬,以縮小銅柱的高度分布,或使大型銅柱的頂部更平整。但這種方法可能無法有效提升不同長度銅柱尺寸的一致性,而且通常會導(dǎo)致不良變形,使得大型銅柱的表面粗糙凹陷,邊緣腐蝕。
圖2. 電鍍大型銅柱的常見差異包括電流負載問題、凹陷和凸起。
泛林集團的解決方案
泛林集團通過其獨有的Durendal?工藝解決這一問題。該工藝可以產(chǎn)出優(yōu)質(zhì)、光滑的大型銅柱頂部表面,整個晶圓上的大型銅柱高度也非常均勻。整套Durendal?工藝可以在SABRE 3D設(shè)備上實施完成。

圖3. 通過SABRE? 3D使用Durendal?工藝,產(chǎn)出尺寸均勻、高質(zhì)量的大型銅柱。下方的圖片比較了晶圓邊緣(左側(cè))與晶圓中心(右側(cè))大型銅柱的高度差異。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 什么是氫氧燃料電池,氫氧燃料電池的知識介紹2025/8/29 16:58:56
- SQL核心知識點總結(jié)2025/8/11 16:51:36
- 等電位端子箱是什么_等電位端子箱的作用2025/8/1 11:36:41
- 基于PID控制和重復(fù)控制的復(fù)合控制策略2025/7/29 16:58:24
- 什么是樹莓派?一文快速了解樹莓派基礎(chǔ)知識2025/6/18 16:30:52
- 高速PCB信號完整性(SI)設(shè)計核心實操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護設(shè)計
- 連接器耐腐蝕性能測試方法
- PCB電磁兼容(EMC)設(shè)計與干擾抑制核心實操規(guī)范
- 用于相位噪聲測量的低通濾波器設(shè)計與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計要點
- 連接器結(jié)構(gòu)設(shè)計常見問題分析









