如何在PCB板上同時(shí)安置RF電路和數(shù)字電路
出處:電子發(fā)燒友 發(fā)布于:2019-07-04 14:24:05
不能充分的隔離敏感線路和噪聲信號(hào)線是常常出現(xiàn)的問(wèn)題。如上所述,數(shù)字信號(hào)具有高的擺幅并包含大量高頻諧波。如果PCB 板上的數(shù)字信號(hào)布線鄰近敏感的模擬信號(hào),高頻諧波可能會(huì)耦合過(guò)去。RF 器件的敏感節(jié)點(diǎn)通常為鎖相環(huán)( PLL) 的環(huán)路濾波電路,外接的壓控振蕩器(VCO) 電感,晶振基準(zhǔn)信號(hào)和天線端子,電路的這些部分應(yīng)該特別仔細(xì)處理。
由于輸入/ 輸出信號(hào)有幾V 的擺幅,數(shù)字電路對(duì)于電源噪聲(小于50 mV) 一般可以接受。而模擬電路對(duì)于電源噪聲卻相當(dāng)敏感,尤其是對(duì)毛刺電壓和其他高頻諧波。因此,在包含RF(或其他模擬) 電路的PCB 板上的電源線布線必須比在普通數(shù)字電路板上布線更加仔細(xì),應(yīng)避免采用自動(dòng)布線。同時(shí)也應(yīng)注意到,微控制器(或其他數(shù)字電路) 會(huì)在每個(gè)內(nèi)部時(shí)鐘周期內(nèi)短時(shí)間突然吸入大部分電流,這是由于現(xiàn)代微控制器都采用CMOS 工藝設(shè)計(jì)。
RF 電路板應(yīng)該總是布有與電源負(fù)極相連的地線層,如果處理不當(dāng),可能產(chǎn)生一些奇怪的現(xiàn)象。對(duì)于一個(gè)數(shù)字電路設(shè)計(jì)者來(lái)說(shuō)這也許難于理解,因?yàn)榧词箾](méi)有地線層,大多數(shù)數(shù)字電路功能也表現(xiàn)良好。而在RF 頻段,即使一根很短的線也會(huì)如電感一樣作用。粗略計(jì)算,每mm 長(zhǎng)度的電感量約為1 nH , 434 MHz 時(shí)10 mmPCB 線路的感抗約為27 Ω。如果不采用地線層,大多數(shù)地線將會(huì)較長(zhǎng),電路將無(wú)法保證設(shè)計(jì)特性。
在包含射頻和其他部分的電路中,這一點(diǎn)經(jīng)常被忽略。除了RF 部分,板上通常還有其他模擬電路。例如,許多微控制器內(nèi)置模數(shù)轉(zhuǎn)換器(ADC) 用于測(cè)量模擬輸入以及電池電壓或其他參數(shù)。如果射頻發(fā)送器的天線位于此PCB 附近(或就在此PCB 上) ,發(fā)出的高頻信號(hào)可能會(huì)到達(dá)ADC 的模擬輸入端。不要忘記任何電路線路都可能如天線一樣發(fā)出或接收RF 信號(hào)。如果ADC 輸入端處理不合理,RF 信號(hào)可能在ADC輸入的ESD二極管內(nèi)自激,從而引起ADC 的偏差。
所有對(duì)地線層的連接必須盡量短,接地過(guò)孔應(yīng)放置在(或非常接近) 元件的焊盤(pán)處。決不要讓兩個(gè)地信號(hào)共用一個(gè)接地過(guò)孔,這可能導(dǎo)致由于過(guò)孔連接阻抗在兩個(gè)焊盤(pán)之間產(chǎn)生串?dāng)_。去耦電容應(yīng)該放置在盡可能靠近引腳的位置,每個(gè)需要去耦的引腳處都應(yīng)采用電容去耦。采用高品質(zhì)的陶瓷電容,介電類型是“ NPO” , “ X7R” 在大多數(shù)應(yīng)用中也能較好工作。理想的選擇電容值應(yīng)使其串聯(lián)諧振等于信號(hào)頻率。
例如434 MHz 時(shí),SMD 貼裝的100 p F 電容將良好工作,此頻率時(shí),電容的容抗約為4 Ω,過(guò)孔的感抗也在同樣范圍。串聯(lián)的電容和過(guò)孔對(duì)于信號(hào)頻率形成一個(gè)陷波濾波器,使之能有效的去耦。868 MHz 時(shí),33 p F 電容是一個(gè)理想的選擇。除了RF 去耦的小值電容,一個(gè)大值電容也應(yīng)放置在電源線路上去耦低頻,可選擇一個(gè)2. 2 μF陶瓷或10μF 的鉭電容。
星形布線是模擬電路設(shè)計(jì)中眾所周知的技巧 。星形布線———電路板上各模塊具有各自的來(lái)自公共供電電源點(diǎn)的電源線路。在這種情況下,星形布線意味著電路的數(shù)字部分和RF 部分應(yīng)有各自的電源線路,這些電源線應(yīng)在靠近IC 處分別去耦。這是一個(gè)隔開(kāi)來(lái)自數(shù)字
部分和來(lái)自RF 部分電源噪聲的有效方法。如果將有嚴(yán)重噪聲的模塊置于同一電路板上,可以將電感(磁珠) 或小阻值電阻(10 Ω) 串聯(lián)在電源線和模塊之間,并且必須采用至少10 μF 的鉭電容作這些模塊的電源去耦。這樣的模塊如RS 232 驅(qū)動(dòng)器或開(kāi)關(guān)電源穩(wěn)壓器。
為減小來(lái)自噪聲模塊及周邊模擬部分的干擾,各電路模塊在板上的布局是重要的。應(yīng)總是將敏感的模塊( RF部分和天線) 遠(yuǎn)離噪聲模塊(微控制器和RS 232 驅(qū)動(dòng)器)以避免干擾。如上所述,RF 信號(hào)在發(fā)送時(shí)會(huì)對(duì)其他敏感模擬電路模塊如ADC 造成干擾。大多數(shù)問(wèn)題發(fā)生在較低的工作頻段(如27 MHz) 以及高的功率輸出水平。用RF 去耦電容(100p F) 連接到地來(lái)去耦敏感點(diǎn)是一個(gè)好的設(shè)計(jì)習(xí)慣。
如果用電纜將RF 電路板連接到外部數(shù)字電路,應(yīng)使用雙絞線纜。每一根信號(hào)線必須和GND 線雙絞在一起(DIN/ GND , DOUT/ GND , CS/ GND , PWR _ UP/ GND) 。切記將RF 電路板和數(shù)字應(yīng)用電路板用雙絞線纜的GND線連接起來(lái),線纜長(zhǎng)度應(yīng)盡量短。給RF 電路板供電的線路也必須與GND 雙絞(VDD/ GND) 。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范2026/4/10 11:24:24
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范2026/4/9 10:38:43
- PCB可制造性設(shè)計(jì)(DFM)核心實(shí)操規(guī)范2026/4/8 10:41:07
- PCB測(cè)試點(diǎn)設(shè)計(jì)與檢測(cè)適配核心實(shí)操規(guī)范2026/4/7 11:55:25
- PCB散熱設(shè)計(jì)與熱管理核心實(shí)操規(guī)范2026/4/3 14:38:57
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測(cè)試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測(cè)量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開(kāi)關(guān)中的EMI問(wèn)題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見(jiàn)問(wèn)題分析









