這17個(gè)PCB布局的知識(shí)點(diǎn)你不得不看
出處:電子發(fā)燒友網(wǎng) 發(fā)布于:2019-07-04 13:46:52
當(dāng)我們對(duì)整個(gè)電路原理分析好以后,就可以開始對(duì)整個(gè)電路進(jìn)行布局布線,這一期,給大家介紹一下布局的思路和原則。
1、首先,我們會(huì)對(duì)結(jié)構(gòu)有要求的器件進(jìn)行擺放,擺放的時(shí)候根據(jù)導(dǎo)入的結(jié)構(gòu),連接器得注意1腳的擺放位置。
2、布局時(shí)要注意結(jié)構(gòu)中的限高要求。
3、 如果要布局美觀,一般按元件外框或者中線坐標(biāo)來定位(居中對(duì)齊)。
4、 整體布局要考慮散熱。
5、 布局的時(shí)候需要考慮好布線通道評(píng)估、考慮好等長(zhǎng)需要的空間。
6、 布局時(shí)需要考慮好電源流向,評(píng)估好電源通道。
7、 高速、中速、低速電路要分開。
8、強(qiáng)電流、高電壓、強(qiáng)輻射元器件遠(yuǎn)離弱電流、低電壓、敏感元器件。
9、 模擬、數(shù)字、電源、保護(hù)電路要分開。
10、 接口保護(hù)器件應(yīng)盡量靠近接口放置。
11、 接口保護(hù)器件擺放順序要求:
?。?)一般電源防雷保護(hù)器件的順序是:壓敏電阻、保險(xiǎn)絲、抑制二極管、EMI濾波器、電感或者共模電感,對(duì)于原理圖 缺失上面任意器件順延布局;
?。?)一般對(duì)接口信號(hào)的保護(hù)器件的順序是:ESD(TVS管)、隔離變壓器、共模電感、電容、電阻,對(duì)于原理圖缺失上面任意器件順延布局;嚴(yán)格按照原理圖的順序(要有判斷原理圖是否正確的能力)進(jìn)行“一字型”布局。
12、電平變換芯片(如RS232)靠近連接器(如串口)放置。
13、 易受ESD干擾的器件,如NMOS、 CMOS器件等,盡量遠(yuǎn)離易受ESD干擾的區(qū)域(如單板的邊緣區(qū)域)。
14、 時(shí)鐘器件布局:
?。?)晶體、晶振和時(shí)鐘分配器與相關(guān)的IC器件要盡量靠近;
?。?)時(shí)鐘電路的濾波器(盡量采用“∏”型濾波)要靠近時(shí)鐘 電路的電源輸入管腳;
?。?)晶振和時(shí)鐘分配器的輸出是否串接一個(gè)22歐姆的電阻;
?。?)時(shí)鐘分配器沒用的輸出管腳是否通過電阻接地;
?。?)晶體、晶振和時(shí)鐘分配器的布局要注意遠(yuǎn)離大功率的元器件、散熱器等發(fā)熱的器件;
?。?)晶振距離板邊和接口器件是否大于1inch。
15、開關(guān)電源是否遠(yuǎn)離ADDA轉(zhuǎn)換器、模擬器件、敏感器件、時(shí)鐘器件。
16、開關(guān)電源布局要緊湊,輸入輸出要分開, 嚴(yán)格按照原理圖的要求進(jìn)行布局,不要將開關(guān)電源的電容隨意放置。

17、 電容和濾波器件 :
?。?)電容務(wù)必要靠近電源管腳放置,而且容值越小的電容要越靠近電源管腳;
?。?)EMI濾波器要靠近芯片電源的輸入口;
?。?)原則上每個(gè)電源管腳一個(gè)0.1uf的小電容、一個(gè)集成電路一個(gè)或多個(gè)10uf大電容,可以根據(jù)具體情況進(jìn)行增減;
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范2026/4/10 11:24:24
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范2026/4/9 10:38:43
- PCB可制造性設(shè)計(jì)(DFM)核心實(shí)操規(guī)范2026/4/8 10:41:07
- PCB測(cè)試點(diǎn)設(shè)計(jì)與檢測(cè)適配核心實(shí)操規(guī)范2026/4/7 11:55:25
- PCB散熱設(shè)計(jì)與熱管理核心實(shí)操規(guī)范2026/4/3 14:38:57
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測(cè)試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測(cè)量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見問題分析









