基于PCB布線設(shè)計(jì)模擬和數(shù)字布線策略的相似之處解析
出處:電子發(fā)燒友 發(fā)布于:2018-09-18 15:03:36
模擬和數(shù)字布線策略的相似之處
旁路或去耦電容
在布線時(shí),模擬器件和數(shù)字器件都需要這些類型的電容,都需要靠近其電源引腳連接一個(gè)電容,此電容值通常為0.1mF。系統(tǒng)供電電源側(cè)需要另一類電容,通常此電容值大約為10mF。
這些電容的位置如圖1所示。電容取值范圍為推薦值的1/10至10倍之間。但引腳須較短,且要盡量靠近器件(對(duì)于0.1mF電容)或供電電源(對(duì)于10mF電容)。
在電路板上加旁路或去耦電容,以及這些電容在板上的位置,對(duì)于數(shù)字和模擬設(shè)計(jì)來說都屬于常識(shí)。但有趣的是,其原因卻有所不同。在模擬布線設(shè)計(jì)中,旁路電容通常用于旁路電源上的高頻信號(hào),如果不加旁路電容,這些高頻信號(hào)可能通過電源引腳進(jìn)入敏感的模擬芯片。一般來說,這些高頻信號(hào)的頻率超出模擬器件抑制高頻信號(hào)的能力。如果在模擬電路中不使用旁路電容的話,就可能在信號(hào)路徑上引入噪聲,更嚴(yán)重的情況甚至?xí)鹫駝?dòng)。
圖1 在模擬和數(shù)字PCB設(shè)計(jì)中,旁路或去耦電容(1mF)應(yīng)盡量靠近器件放置。供電電源去耦電容(10mF)應(yīng)放置在電路板的電源線入口處。所有情況下,這些電容的引腳都應(yīng)較短
圖2 在此電路板上,使用不同的路線來布電源線和地線,由于這種不恰當(dāng)?shù)呐浜?,電路板?a href="http://www.hbjingang.com" target="_blank">電子元器件和線路受電磁干擾的可能性比較大
圖3 在此單面板中,到電路板上器件的電源線和地線彼此靠近。此電路板中電源線和地線的配合比圖2中恰當(dāng)。電路板中電子元器件和線路受電磁干擾(EMI)的可能性降低了679/12.8倍或約54倍
對(duì)于控制器和處理器這樣的數(shù)字器件,同樣需要去耦電容,但原因不同。這些電容的一個(gè)功能是用作“微型”電荷庫。在數(shù)字電路中,執(zhí)行門狀態(tài)的切換通常需要很大的電流。由于開關(guān)時(shí)芯片上產(chǎn)生開關(guān)瞬態(tài)電流并流經(jīng)電路板,有額外的“備用”電荷是有利的。如果執(zhí)行開關(guān)動(dòng)作時(shí)沒有足夠的電荷,會(huì)造成電源電壓發(fā)生很大變化。電壓變化太大,會(huì)導(dǎo)致數(shù)字信號(hào)電平進(jìn)入不確定狀態(tài),并很可能引起數(shù)字器件中的狀態(tài)機(jī)錯(cuò)誤運(yùn)行。流經(jīng)電路板走線的開關(guān)電流將引起電壓發(fā)生變化,電路板走線存在寄生電感,可采用如下公式計(jì)算電壓的變化:V = LdI/dt
其中,V = 電壓的變化;L = 電路板走線感抗;dI = 流經(jīng)走線的電流變化;dt =電流變化的時(shí)間。
因此,基于多種原因,在供電電源處或有源器件的電源引腳處施加旁路(或去耦)電容是較好的做法。
電源線和地線要布在一起
電源線和地線的位置良好配合,可以降低電磁干擾的可能性。如果電源線和地線配合不當(dāng),會(huì)設(shè)計(jì)出系統(tǒng)環(huán)路,并很可能會(huì)產(chǎn)生噪聲。電源線和地線配合不當(dāng)?shù)腜CB設(shè)計(jì)示例如圖2所示。
此電路板上,設(shè)計(jì)出的環(huán)路面積為697cm2。采用圖3所示的方法,電路板上或電路板外的輻射噪聲在環(huán)路中感應(yīng)電壓的可能性可大為降低。
模擬和數(shù)字領(lǐng)域布線策略的不同之處
地平面是個(gè)難題
電路板布線的基本知識(shí)既適用于模擬電路,也適用于數(shù)字電路。一個(gè)基本的經(jīng)驗(yàn)準(zhǔn)則是使用不間斷的地平面,這一常識(shí)降低了數(shù)字電路中的dI/dt(電流隨時(shí)間的變化)效應(yīng),這一效應(yīng)會(huì)改變地的電勢(shì)并會(huì)使噪聲進(jìn)入模擬電路。數(shù)字和模擬電路的布線技巧基本相同,但有一點(diǎn)除外。對(duì)于模擬電路,還有另外一點(diǎn)需要注意,就是要將數(shù)字信號(hào)線和地平面中的回路盡量遠(yuǎn)離模擬電路。這一點(diǎn)可以通過如下做法來實(shí)現(xiàn):將模擬地平面單獨(dú)連接到系統(tǒng)地連接端,或者將模擬電路放置在電路板的遠(yuǎn)端,也就是線路的末端。這樣做是為了保持信號(hào)路徑所受到的外部干擾。對(duì)于數(shù)字電路就不需要這樣做,數(shù)字電路可容忍地平面上的大量噪聲,而不會(huì)出現(xiàn)問題。
圖4 (左)將數(shù)字開關(guān)動(dòng)作和模擬電路隔離,將電路的數(shù)字和模擬部分分開。 (右) 要盡可能將高頻和低頻分開,高頻元件要靠近電路板的接插件
基于PCB布線設(shè)計(jì)模擬和數(shù)字布線策略的相似之處解析
圖5 在PCB上布兩條靠近的走線,很容易形成寄生電容。由于這種電容的存在,在一條走線上的快速電壓變化,可在另一條走線上產(chǎn)生電流信號(hào)
基于PCB布線設(shè)計(jì)模擬和數(shù)字布線策略的相似之處解析
圖6 如果不注意走線的放置,PCB中的走線可能產(chǎn)生線路感抗和互感。這種寄生電感對(duì)于包含數(shù)字開關(guān)電路的電路運(yùn)行是非常有害的
元件的位置
如上所述,在每個(gè)PCB設(shè)計(jì)中,電路的噪聲部分和“安靜”部分(非噪聲部分)要分隔開。一般來說,數(shù)字電路“富含”噪聲,而且對(duì)噪聲不敏感(因?yàn)閿?shù)字電路有較大的電壓噪聲容限);相反,模擬電路的電壓噪聲容限就小得多。兩者之中,模擬電路對(duì)開關(guān)噪聲為敏感。在混合信號(hào)系統(tǒng)的布線中,這兩種電路要分隔開,如圖4所示。
PCB設(shè)計(jì)產(chǎn)生的寄生元件
PCB設(shè)計(jì)中很容易形成可能產(chǎn)生問題的兩種基本寄生元件:寄生電容和寄生電感。設(shè)計(jì)電路板時(shí),放置兩條彼此靠近的走線就會(huì)產(chǎn)生寄生電容??梢赃@樣做:在不同的兩層,將一條走線放置在另一條走線的上方;或者在同一層,將一條走線放置在另一條走線的旁邊,如圖5所示。在這兩種走線配置中,一條走線上電壓隨時(shí)間的變化(dV/dt)可能在另一條走線上產(chǎn)生電流。如果另一條走線是高阻抗的,電場(chǎng)產(chǎn)生的電流將轉(zhuǎn)化為電壓。
快速電壓瞬變常發(fā)生在模擬信號(hào)設(shè)計(jì)的數(shù)字側(cè)。如果發(fā)生快速電壓瞬變的走線靠近高阻抗模擬走線,這種誤差將嚴(yán)重影響模擬電路的。在這種環(huán)境中,模擬電路有兩個(gè)不利的方面:其噪聲容限比數(shù)字電路低得多;高阻抗走線比較常見。
采用下述兩種技術(shù)之一可以減少這種現(xiàn)象。常用的技術(shù)是根據(jù)電容的方程,改變走線之間的尺寸。要改變的有效尺寸是兩條走線之間的距離。應(yīng)該注意,變量 d在電容方程的分母中,d增加,容抗會(huì)降低??筛淖兊牧硪粋€(gè)變量是兩條走線的長度。在這種情況下,長度L降低,兩條走線之間的容抗也會(huì)降低。
另一種技術(shù)是在這兩條走線之間布地線。地線是低阻抗的,而且添加這樣的另外一條走線將削弱產(chǎn)生干擾的電場(chǎng),如圖5所示。
電路板中寄生電感產(chǎn)生的原理與寄生電容形成的原理類似。也是布兩條走線,在不同的兩層,將一條走線放置在另一條走線的上方;或者在同一層,將一條走線放置在另一條的旁邊,如圖6所示。在這兩種走線配置中,一條走線上電流隨時(shí)間的變化(dI/dt),由于這條走線的感抗,會(huì)在同一條走線上產(chǎn)生電壓;并由于互感的存在,會(huì)在另一條走線上產(chǎn)生成比例的電流。如果在條走線上的電壓變化足夠大,干擾可能會(huì)降低數(shù)字電路的電壓容限而產(chǎn)生誤差。并不只是在數(shù)字電路中才會(huì)發(fā)生這種現(xiàn)象,但這種現(xiàn)象在數(shù)字電路中比較常見,因?yàn)閿?shù)字電路中存在較大的瞬時(shí)開關(guān)電流。
為消除電磁干擾源的潛在噪聲,將“安靜”的模擬線路和噪聲I/O端口分開。要設(shè)法實(shí)現(xiàn)低阻抗的電源和地網(wǎng)絡(luò),應(yīng)盡量減小數(shù)字電路導(dǎo)線的感抗,盡量降低模擬電路的電容耦合。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范2026/4/10 11:24:24
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范2026/4/9 10:38:43
- PCB可制造性設(shè)計(jì)(DFM)核心實(shí)操規(guī)范2026/4/8 10:41:07
- PCB測(cè)試點(diǎn)設(shè)計(jì)與檢測(cè)適配核心實(shí)操規(guī)范2026/4/7 11:55:25
- PCB散熱設(shè)計(jì)與熱管理核心實(shí)操規(guī)范2026/4/3 14:38:57
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測(cè)試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測(cè)量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見問題分析









