示波器通道間串?dāng)_的影響
出處:維庫電子市場(chǎng)網(wǎng) 發(fā)布于:2016-07-14 09:43:29
目前幾乎所有通用品牌的主流示波器通道都不是隔離的,那么在進(jìn)行多通道測(cè)試的時(shí)候,通道與通道之間會(huì)一定程度互相干擾,因此通道隔離度指標(biāo)非常重要,隔離度越高的示波器測(cè)量就越。
示波器作為工程師的“眼睛”,可以幫助發(fā)現(xiàn)很多問題,作為發(fā)現(xiàn)問題的工具,其準(zhǔn)確性是至關(guān)重要的,在測(cè)試環(huán)境對(duì)示波器無干擾時(shí),除了底噪會(huì)影響測(cè)試結(jié)果,通道隔離度也會(huì)對(duì)測(cè)試結(jié)果造成典型影響。
一、通道隔離度是什么?
顧名思義,通道隔離度就是任意兩通道間信號(hào)相互影響程度的程度。假如我們同時(shí)在用兩路通道進(jìn)行測(cè)試,通道1與通道2之間的信號(hào)是否會(huì)互相干擾?干擾的程度有多大?將這些問題量化,就可以理解通道隔離度了。
二、如何對(duì)通道隔離度進(jìn)行測(cè)試?
根據(jù)數(shù)字存儲(chǔ)示波器通用規(guī)范規(guī)定,首先設(shè)置示波器干擾通道垂直靈敏度為較大檔,設(shè)置被干擾通道垂直靈敏度為易受干擾檔級(jí),并將輸入端屏蔽。
我們將通道1(干擾通道)垂直檔位調(diào)節(jié)至500mV/p,通道2(被干擾通道)垂直檔位調(diào)節(jié)至2mV/p,并將通道2輸入端懸空。
然后設(shè)置信號(hào)源輸出正弦信號(hào),并饋入干擾通道(通道1),調(diào)節(jié)其輸出,使顯示幅度達(dá)到波形顯示有效區(qū)高度的80%以上,并居中穩(wěn)定顯示。
保持信號(hào)源的輸出電壓不變,分別讀出干擾通道(通道1)、被干擾通道(通道2)顯示的電壓幅度值。
下圖為設(shè)置界面。
圖1 設(shè)置界面
打開參數(shù)測(cè)量統(tǒng)計(jì),查看幅值選項(xiàng)。
圖2 干擾通道、被干擾通道的電壓幅值
三、如何對(duì)通道隔離進(jìn)行計(jì)算?
根據(jù)國(guó)標(biāo)的定義,通道隔離度為:
,其中K表示的是通道靈敏度,A表示的通道顯示的幅值,下標(biāo)1表示的是干擾通道(即為本文中的通道一),下標(biāo)2表示被干擾通道(即為本文中的通道二),
,通過計(jì)算可得通道隔離度為133.58dB。
四、通道隔離度的作用
通道隔離度的值越大,通道之間的串?dāng)_越小,測(cè)試的結(jié)果也就越準(zhǔn)確!從圖2的參數(shù)顯示結(jié)果不難看出,在通道一接入幅值為3V的正弦波信號(hào),通道二在2 mV/p的檔位下,幅值僅為157uV,通道間的串?dāng)_非常小,保證了測(cè)試結(jié)果的準(zhǔn)確性。
偷偷的告訴你,本文選擇的測(cè)試儀器就是ZDS2024Plus,實(shí)測(cè)通道間隔離度高達(dá)133dB喲。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 頻譜儀精準(zhǔn) TOI 測(cè)量的設(shè)置優(yōu)化2025/9/5 16:39:30
- SiPM 測(cè)試板偏置電壓源的選擇與考量2025/9/2 15:54:57
- EMC的測(cè)試方法有幾種常見2025/8/28 17:25:45
- FCBAG封裝集成電路在失效分析中常用的檢測(cè)設(shè)備與技術(shù)2025/8/27 17:03:25
- 高端精密裝備精度測(cè)量的核心理論與實(shí)用方法2025/8/27 16:31:27
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測(cè)試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測(cè)量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見問題分析









