四頻振蕩器和壓控振蕩器誕生
出處:guorock 發(fā)布于:2011-09-02 15:58:16
使輸出信號(hào)頻率與給定頻率保持確定關(guān)系的控制方法。實(shí)現(xiàn)這種功能的電路簡(jiǎn)稱AFC環(huán)。AFC環(huán)主要由鑒頻器和受控本地振蕩器等部件構(gòu)成。后者大多采用壓控振蕩器,它能使中頻fi在輸入信號(hào)頻率fc和本地受控振蕩頻率fi發(fā)生變化時(shí)盡量保持穩(wěn)定。通常令fi=f1 -fc。鑒頻器的作用是檢測(cè)中頻的頻偏,并輸出誤差電壓。閉環(huán)時(shí),輸出誤差電壓使受控振蕩器的振蕩頻率偏離減小,從而把中頻拉向額定值。這種頻率負(fù)反饋?zhàn)饔媒?jīng)過AFC環(huán)反復(fù)循環(huán)調(diào)節(jié),達(dá)到平衡狀態(tài),從而使系統(tǒng)的工作頻 率保持穩(wěn)定且偏差很小 。早期的AFC環(huán)用于自動(dòng)調(diào)諧接收機(jī) ,以簡(jiǎn)化接收機(jī)的調(diào)諧手續(xù),并使它在發(fā)射信號(hào)頻 率不穩(wěn)定時(shí)也能進(jìn)行穩(wěn)定接收。Silicon Laboratories近日宣布進(jìn)軍頻率控制市場(chǎng),并推出用于1.4GHz的Si530和Si550振蕩器(XO)和壓控振蕩器(VCXO)系列。這些產(chǎn)品系列中包含業(yè)內(nèi)首批四頻振蕩器和壓控振蕩器,適用于網(wǎng)絡(luò)設(shè)備、基站、測(cè)試和測(cè)量設(shè)備、存儲(chǔ)區(qū)域網(wǎng)絡(luò)及視頻系統(tǒng)等應(yīng)用。
Si530和Si550系列采用Silicon Laboratories的DSPLL技術(shù),能將頻率控制和調(diào)諧從復(fù)雜的共振器轉(zhuǎn)移到單一的CMOS IC上,讓Si530和Si550系列可以隨時(shí)間和溫度變化提供完全的頻率穩(wěn)定性,較傳統(tǒng)的低抖動(dòng)高頻振蕩器的穩(wěn)定性提升2倍之多。高頻振蕩器,包括一參考振蕩器(6)和一具有相位頻率檢測(cè)器(1)、電荷泵(2)、環(huán)形振蕩器(4)和除法器(5)的鎖相環(huán)電路,參考振蕩器(6)耦合到相位頻率檢測(cè)器(1)用于頻率控制。環(huán)形振蕩器(4)為一包含兩個(gè)雙輸出級(jí)放大器的對(duì)稱延遲單元振蕩器,提供I/Q輸出信號(hào)的產(chǎn)生。參考振蕩器(6)工作范圍1.25-1.5GHz,為具有諧振回路(7)的正弦類型數(shù)字受控頻率合成器,提供低相位噪聲;除法器(5)的除法系數(shù)為4提供5-6GHz范圍的調(diào)諧輸出。鎖相環(huán)電路與參考振蕩器集成在一個(gè)集成電路中,適用于RF領(lǐng)域。與以傳統(tǒng)高頻SAW或晶體共振器為基礎(chǔ)的設(shè)計(jì)相比較,以DSPLL為基礎(chǔ)的頻率調(diào)諧也可使初始頻率更加準(zhǔn)確。
Si530和Si550系列充分運(yùn)用混合信號(hào)IC的頻率合成功能,簡(jiǎn)化了調(diào)諧傳統(tǒng)SAW和晶體裝置頻率所需的復(fù)雜材料工序,將傳統(tǒng)生產(chǎn)周期由8周減少到1周。IC,即集成電路是采用半導(dǎo)體制作工藝,在一塊較小的單晶硅片上制作上許多晶體管及電阻器、電容器等元器件,并按照多層布線或遂道布線的方法將元器件組合成完整的電子電路。它在電路中用字母“IC”(也有用文字符號(hào)“N”等)表示。IC internet 現(xiàn)在人們所探討的電子商務(wù)主要是以EDI(電子數(shù)據(jù)交換)和INTERNET來完成的。尤其是隨著INTERNET技術(shù)的日益成熟,電子商務(wù)真正的發(fā)展將是建立在INTERNET技術(shù)上的。
振蕩器和壓控振蕩器產(chǎn)品系列的操作頻率均為10MHz至1.4GHz,RMS抖動(dòng)低于0.35ps。Si530和Si550系列也提供大幅改進(jìn)的控制電壓線性度,以及廣泛的電壓增益選項(xiàng),讓設(shè)計(jì)人員為應(yīng)用選擇裝置時(shí)享有更大的靈活度。任務(wù)按單調(diào)速率優(yōu)先級(jí)分配(RMPA)的調(diào)度算法,稱為單調(diào)速率調(diào)度(RMS)。RMPA是指任務(wù)的優(yōu)先級(jí)按任務(wù)周期T來分配。它根據(jù)任務(wù)的執(zhí)行周期的長(zhǎng)短來決定調(diào)度優(yōu)先級(jí),那些具有小的執(zhí)行周期的任務(wù)具有較高的優(yōu)先級(jí),周期長(zhǎng)的任務(wù)優(yōu)先級(jí)低。RMS是單處理器下的靜態(tài)調(diào)度算法。1973年Liu和Layland發(fā)表的這篇文章的前半部分首次提出了RM調(diào)度算法在靜態(tài)調(diào)度中的性。它的一個(gè)特點(diǎn)是可通過對(duì)系統(tǒng)資源利用率的計(jì)算來進(jìn)行任務(wù)可調(diào)度性分析, 算法簡(jiǎn)單、有效, 便于實(shí)現(xiàn)。
Si530和Si550裝置以7×5厘米表面貼裝封裝提供,既符合業(yè)界標(biāo)準(zhǔn),也遵循RoHS規(guī)定,支持所有常用輸出格式:PECL、LVDS、CMOS和CML。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- ARM技術(shù)架構(gòu)與應(yīng)用開發(fā)實(shí)踐指南2026/1/6 10:40:19
- 嵌入式實(shí)時(shí)操作系統(tǒng)(RTOS)選型與移植技術(shù)指南2025/12/31 10:42:31
- 工業(yè)嵌入式系統(tǒng):通信接口技術(shù)選型與抗干擾設(shè)計(jì)實(shí)踐2025/12/15 14:36:53
- 深入解析嵌入式 OPENAMP 框架:開啟異核通信新時(shí)代2025/7/22 16:27:29
- 一文快速了解OPENWRT基礎(chǔ)知識(shí)2025/7/14 16:59:04
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測(cè)試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測(cè)量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見問題分析









