基于復(fù)雜SoC中可綜合的模擬及射頻模型設(shè)計(jì)與應(yīng)用
出處:Navraj Nandra Barcelona Design公司 發(fā)布于:2011-08-24 12:30:20
SoC定義的基本內(nèi)容主要表現(xiàn)在兩方面:其一是它的構(gòu)成,其二是它形成過程。系統(tǒng)級芯片的構(gòu)成可以是系統(tǒng)級芯片控制邏輯模塊、微處理器/微控制器CPU 內(nèi)核模塊、數(shù)字信號處理器DSP模塊、嵌入的存儲器模塊、和外部進(jìn)行通訊的接口模塊、含有ADC /DAC 的模擬前端模塊、電源提供和功耗管理模塊,對于一個(gè)無線SoC還有射頻前端模塊、用戶定義邏輯(它可以由FPGA 或ASIC實(shí)現(xiàn))以及微電子機(jī)械模塊,更重要的是一個(gè)SoC 芯片內(nèi)嵌有基本軟件(RDOS或COS以及其他應(yīng)用軟件)模塊或可載入的用戶軟件等。
對于當(dāng)今復(fù)雜系統(tǒng)級芯片(SoC)設(shè)計(jì),尤其是含有復(fù)雜模塊如PLL或ADC等的設(shè)計(jì),利用綜合平臺設(shè)計(jì)者能獲得以下好處:1) 可根據(jù)性能規(guī)格來創(chuàng)建的模塊設(shè)計(jì);2) 可對性能與設(shè)計(jì)余量空間(如芯片面積與速度之間等)之間的折衷進(jìn)行評估;
當(dāng)使用者輸入性能指標(biāo)規(guī)格時(shí),綜合平臺通過將電路公式表示為凸出的優(yōu)化問題,可同時(shí)對器件尺寸及布局布線綜合進(jìn)行優(yōu)化。這樣,對設(shè)計(jì)者的挑戰(zhàn)就只有通過合成來驗(yàn)證綜合過的設(shè)計(jì)是否正確,以及能否滿足所有工作條件下的預(yù)期性能需求,而不必對每一個(gè)實(shí)例都進(jìn)行詳盡的硅驗(yàn)證。
對于SoC來說,應(yīng)用電子系統(tǒng)的設(shè)計(jì)也是根據(jù)功能和參數(shù)要求設(shè)計(jì)系統(tǒng),但與傳統(tǒng)方法有著本質(zhì)的差別。SoC不是以功能電路為基礎(chǔ)的分布式系統(tǒng)綜合技術(shù)。而是以功能IP為基礎(chǔ)的系統(tǒng)固件和電路綜合技術(shù)。首先,功能的實(shí)現(xiàn)不再針對功能電路進(jìn)行綜合,而是針對系統(tǒng)整體固件實(shí)現(xiàn)進(jìn)行電路綜合,也就是利用IP技術(shù)對系統(tǒng)整體進(jìn)行電路結(jié)合。其次,電路設(shè)計(jì)的終結(jié)果與IP功能模塊和固件特性有關(guān),而與PCB板上電路分塊的方式和連線技術(shù)基本無關(guān)。因此,使設(shè)計(jì)結(jié)果的電磁兼容特性得到極大提高。換句話說,就是所設(shè)計(jì)的結(jié)果十分接近理想設(shè)計(jì)目標(biāo)。
我們都清楚,在減少芯片體積并使功能及功耗方面,設(shè)計(jì)者面臨著巨大的壓力。因此,可靠性余量空間有所減小,這就使得魯棒性模擬及射頻IC的制造成為一項(xiàng)艱巨任務(wù)。以下幾種因素需要關(guān)注:
1. 電路性能主要取決于晶體管的行為;
制造過程中的很小改動(dòng)都會導(dǎo)致電路性能的極大變化。在生產(chǎn)期間,改變技術(shù)參數(shù)可導(dǎo)致電路失敗。針對可制造性設(shè)計(jì)的目標(biāo)是以設(shè)計(jì)為中心,以至于多數(shù)被制造的電路能滿足性能規(guī)格,同時(shí)還能使面積開銷化。這就要求不同工藝下都需使用的晶體管模型。
2. 由于諸如快速開關(guān)數(shù)字電路等而產(chǎn)生的基底噪聲耦合,會極大地降低敏感模擬信號的質(zhì)量;
因此,設(shè)計(jì)者必須進(jìn)行仔細(xì)的版圖設(shè)計(jì)以減少器件錯(cuò)配及寄生效應(yīng),這對確保正確的電路行為極為關(guān)鍵。對于采用0.13微米及以下工藝的設(shè)計(jì)來說,必須滿足HCE、NBTI及STI應(yīng)力效應(yīng)以獲得的模擬及射頻性能。在這些挑戰(zhàn)面前,旨在控制可靠性目標(biāo)的現(xiàn)有商業(yè)工具卻不。
如何驗(yàn)證魯棒性?
通過考慮各種會反向影響制造成品率及性能的因素并將其整合到綜合平臺中,設(shè)計(jì)者可實(shí)現(xiàn)魯棒性設(shè)計(jì)。
在描述電路行為及性能規(guī)格的相同公式中,設(shè)計(jì)者也可加入多種技術(shù)變量。如果邊界設(shè)計(jì)可行,則意味著只要設(shè)計(jì)處于可行性范圍內(nèi),即無需對每一種新的實(shí)例進(jìn)行驗(yàn)證。
提高成品率的一項(xiàng)傳統(tǒng)策略是運(yùn)行多次Monte Carlo模擬,但Monte Carlo分析卻是一項(xiàng)保證成品率化的艱苦工作。
Monte Carlo分析可創(chuàng)建一批具有容差元件的電路,并對電路性能進(jìn)行統(tǒng)計(jì)測試。每一種電路都由多個(gè)元件構(gòu)成。其結(jié)果是一條設(shè)計(jì)約束分布曲線。從此數(shù)據(jù)可分析出可靠性、成本及制造電路的能力。此概念是在優(yōu)化程序中使用多次Monte Carlo模擬。
環(huán)路的組成為:先由優(yōu)化器推薦一種候選電路,然后再由評估引擎對每一候選電路的質(zhì)量進(jìn)行評估。如此循環(huán)反復(fù),直至滿足規(guī)格指標(biāo)為止。此過程被稱為設(shè)計(jì)中心化方法,實(shí)際上只能用于后設(shè)計(jì)優(yōu)化。一些商用工具采用SPICE及一個(gè)或一組數(shù)值搜索引擎。優(yōu)化者(器)可以是:設(shè)計(jì)工程師;模擬退火法(Simulated annealing);牛頓法(Newton's method);或任何其他類型的經(jīng)典優(yōu)化方法。
不用說,Monte Carlo方法是一種CPU密集型的方法,實(shí)際上不可能用于超過數(shù)十個(gè)晶體管的電路設(shè)計(jì)中。總而言之,Monte Carlo方法要求由來對資源進(jìn)行規(guī)劃,而且極為耗時(shí),所有這些因素使得我們需要一種優(yōu)化成品率的新方法。
凸起優(yōu)化
模擬及射頻元件(如鎖相環(huán)及數(shù)據(jù)變換器等)的晶體管行為及性能指標(biāo),都能用設(shè)計(jì)變量的多項(xiàng)式來表示。(見圖2)
如果設(shè)計(jì)者將其設(shè)計(jì)問題表示為幾何程序,則他能創(chuàng)建一種特殊類型的凸起優(yōu)化問題。終解決方案完全獨(dú)立于起始點(diǎn)(甚至起始點(diǎn)不可行,且不可行指標(biāo)能被清楚地檢測到)。設(shè)計(jì)者能獲得非常有效的整體優(yōu)化法所帶來的好處,即使是很大的問題,他也能獲得迅速計(jì)算出來的結(jié)果。如果有這樣的解決方案,則保證程序能獲得收斂。事實(shí)上,這是一種能決定全局優(yōu)化設(shè)計(jì)的快速綜合方法。
通過改變變量并考慮相關(guān)函數(shù)中的標(biāo)記,幾何程序可用公式被重新表示為一種凸起優(yōu)化問題。在使用幾何程序?qū)﹄娐方r(shí),設(shè)計(jì)空間被表現(xiàn)為一種凸起集,而凸起問題則具有特殊的性質(zhì):它們的可行集就是凸起。
魯棒性模擬電路創(chuàng)建
魯棒性就是系統(tǒng)的健壯性。它是在異常和危險(xiǎn)情況下系統(tǒng)生存的關(guān)鍵。比如說,計(jì)算機(jī)軟件在輸入錯(cuò)誤、磁盤故障、網(wǎng)絡(luò)過載或有意攻擊情況下,能否不死機(jī)、不崩潰,就是該軟件的魯棒性。所謂“魯棒性”,是指控制系統(tǒng)在一定(結(jié)構(gòu),大?。┑膮?shù)攝動(dòng)下,維持某些性能的特性。根據(jù)對性能的不同定義,可分為穩(wěn)定魯棒性和性能魯棒性。以閉環(huán)系統(tǒng)的魯棒性作為目標(biāo)設(shè)計(jì)得到的固定控制器稱為魯棒控制器。
正如我們所知,電參數(shù)(如晶體管增益等)中的統(tǒng)計(jì)變化是由制造工藝中的變化所致,并能影響電路的性能及成品率。通過保證制造及電路設(shè)計(jì)之間的緊密耦合,綜合平臺可產(chǎn)生出魯棒性設(shè)計(jì)。
控制系統(tǒng)的一個(gè)魯棒性是指控制系統(tǒng)在某種類型的擾動(dòng)作用下,包括自身模型的擾動(dòng)下,系統(tǒng)某個(gè)性能指標(biāo)保持不變的能力。對于實(shí)際工程系統(tǒng),人們關(guān)心的問題是一個(gè)控制系統(tǒng)當(dāng)其模型參數(shù)發(fā)生大幅度變化或其結(jié)構(gòu)發(fā)生變化時(shí)能否仍保持漸近穩(wěn)定,這叫穩(wěn)定魯棒性。進(jìn)而還要求在模型擾動(dòng)下系統(tǒng)的品質(zhì)指標(biāo)仍然保持在某個(gè)許可范圍內(nèi),這稱為品質(zhì)魯棒性。魯棒性理論目前正致力于研究多變量系統(tǒng)具有穩(wěn)定魯棒性和品質(zhì)魯棒性的各種條件。它的進(jìn)一步發(fā)展和應(yīng)用,將是控制系統(tǒng)終能否成功應(yīng)用于實(shí)踐的關(guān)鍵。
魯棒性原是統(tǒng)計(jì)學(xué)中的一個(gè)專門術(shù)語,20世紀(jì)70年代初開始在控制理論的研究中流行起來,用以表征控制系統(tǒng)對特性或參數(shù)攝動(dòng)的不敏感性。在實(shí)際問題中,系統(tǒng)特性或參數(shù)的攝動(dòng)常常是不可避免的。產(chǎn)生攝動(dòng)的原因主要有兩個(gè)方面,一個(gè)是由于量測的不使特性或參數(shù)的實(shí)際值會偏離它的設(shè)計(jì)值(標(biāo)稱值),另一個(gè)是系統(tǒng)運(yùn)行過程中受環(huán)境因素的影響而引起特性或參數(shù)的緩慢漂移。因此,魯棒性已成為控制理論中的一個(gè)重要的研究課題,也是一切類型的控制系統(tǒng)的設(shè)計(jì)中所必須考慮的一個(gè)基本問題。
這些工藝變化是由于隨機(jī)制造變化所致,且傳統(tǒng)上都被合并到工藝模型中。例如,在制造器件時(shí),摻雜擴(kuò)散或沉積中的非一致性條件,可導(dǎo)致氧化厚度及擴(kuò)散深度的改變。氧化厚度及基板、聚合、植入及表面電荷中摻雜水平的變化等,都會對門限電壓值造成影響。照相平版印刷工藝中的分辨率可引起MOS晶體管中的W/L改變。而這些參數(shù)改變又會引起電參數(shù)(如表面電阻及門限電壓等)發(fā)生變化。

例如,用500 MHz統(tǒng)一增益帶寬來將運(yùn)放限制在一個(gè)特定功耗上。為滿足這一約束條件,可在多個(gè)工藝階段對設(shè)計(jì)進(jìn)行優(yōu)化,并且還能將電源電壓變化及諸如電阻變化這樣的因素包括在內(nèi)。表1列出了一些與工藝有關(guān)的指標(biāo),這些指標(biāo)作為優(yōu)化程序的一部分被包括到綜合平臺中。
現(xiàn)在對表1中所列的參數(shù)進(jìn)行說明。電源電壓變化百分比可進(jìn)行設(shè)置,例如設(shè)為10%。在1.8 V電源上,優(yōu)化可保證所有指標(biāo)都能在1.62V及1.98V(亦即Vdd ± 10%)上達(dá)到。
在選擇魯棒設(shè)計(jì)的工藝階段時(shí),應(yīng)按以下要求進(jìn)行:
每一工藝階段都必須能保持每一項(xiàng)指標(biāo),且指標(biāo)值為所選階段的差值;
?針對目標(biāo)的值在所有階段上都應(yīng)為差值。
參數(shù)匹配
除不同晶圓批次之間的工藝變化外,模擬設(shè)計(jì)者們必須密切注意器件性能,因?yàn)橥恍酒系钠骷阅芤矔凶兓?nbsp;
晶體管及電路失配對模擬設(shè)計(jì)性能的極限有極大的影響。這些匹配(或失配)效應(yīng)可嚴(yán)重地影響設(shè)計(jì)魯棒性。
設(shè)計(jì)者可利用晶體管門限電壓中的失配來計(jì)算設(shè)計(jì)中的噪聲成分。他可將標(biāo)準(zhǔn)電流偏差建模成特定晶體管飽和電流Id,sat與該工藝中晶體管額定飽和電流Id,sat之間的一個(gè)百分比變化。由于制造過程中的隨機(jī)變化,位于差分對兩邊的晶體管將在門限電壓及飽和電流中表現(xiàn)為失配。
噪聲及電源變化

像噪聲及電源電壓變化這些因素,它們對模擬及射頻設(shè)計(jì)的影響比對數(shù)字設(shè)計(jì)的影響要大得多。例如,模擬設(shè)計(jì)中的增益及帶寬等參數(shù)能被很好地滿足。但由于有噪聲,因此像SNR這些指標(biāo)就不能很好地實(shí)現(xiàn)。
優(yōu)化設(shè)計(jì)不僅必須能在噪聲環(huán)境下具有魯棒性,而且還應(yīng)能抵抗電源變化。為滿足這些約束條件,綜合平臺允許用戶針對任何環(huán)境對設(shè)計(jì)進(jìn)行調(diào)整。以下說明利用PLL中的累積電源抖動(dòng)(在Vdd上步進(jìn)10%)來抵抗電源電壓變化的例子。
當(dāng)加上這種步進(jìn)時(shí),理想?yún)⒖紩r(shí)鐘與輸出時(shí)鐘之間的瞬時(shí)相位誤差將開始累積。經(jīng)過一段時(shí)間之后,環(huán)路將作出反應(yīng),并開始將這些信號驅(qū)動(dòng)回相位調(diào)整中。事實(shí)上,任何一種片上電壓步進(jìn)都很可能具有短得多的上升及下降時(shí)間,因此能提供遠(yuǎn)優(yōu)于此項(xiàng)指標(biāo)的性能。
其實(shí)設(shè)計(jì)可能對一種噪聲比對另一種噪聲更加脆弱。解決方案是,用戶先對環(huán)境進(jìn)行評估并確定出弱點(diǎn),而將重要約束設(shè)為緊值且將不重要約束設(shè)為寬松值,能使優(yōu)化程序限度地滿足設(shè)計(jì)要求
寄生
使用綜合平臺的設(shè)計(jì)者,通過將寄生效應(yīng)構(gòu)建到優(yōu)化模型中,還能在開始優(yōu)化時(shí)將所有寄生效應(yīng)包括在內(nèi),并借此消除設(shè)計(jì)過程中的不確定因素。設(shè)計(jì)者能對相鄰連線間互耦這樣的效應(yīng)進(jìn)行建模,如果這些因素影響到性能,則綜合平臺中的程序算法將把這些因素考慮到電路布局中。
布局布線
綜合平臺利用幾何程序來控制電路布局,以達(dá)到系統(tǒng)性能目標(biāo)。這些問題涉及到器件、模塊、底層規(guī)劃及布線等。為達(dá)到模擬及射頻電路所需的性能指標(biāo),可考慮以下電路布局布線約束。
對稱約束:一個(gè)部件可被約束成以水平或垂直軸線為中心;兩個(gè)同樣大小的部件可被約束成相對軸線為鏡像。
鏡像節(jié)點(diǎn):可圍繞軸線對節(jié)點(diǎn)進(jìn)行鏡像。
節(jié)點(diǎn)匹配:可將標(biāo)記(布局?jǐn)U展)增加到布線中,以使兩個(gè)節(jié)點(diǎn)的水平及垂直金屬長度整體上均衡。
對齊:兩個(gè)元件可被約束成互相沿頂部、底部、左或右對齊。
電容約束:這能通過彎曲布線長度來限制布線與基底間的電容。
IR壓降約束:布線器將對電源軌道尺寸進(jìn)行規(guī)定,以將IR壓降值限制在指定的數(shù)值上。
對器件生成器中的另一個(gè)重要考慮是中間數(shù)字化,這能減少器件電容,并確保有對稱的電流方向、保護(hù)環(huán)(guard ring)及虛擬(dummy)結(jié)構(gòu)等。圖3顯示了為模擬或射頻設(shè)計(jì)所生成的器件例子。
如何驗(yàn)證模擬設(shè)計(jì)的魯棒性

Barcelona公司可保證對每一優(yōu)化實(shí)例的魯棒性驗(yàn)證都能通過使用驗(yàn)證金字塔來完成,并已將它應(yīng)用檢驗(yàn)0.18及0.13毫米綜合平臺上。利用這種驗(yàn)證金字塔使我們既能避免設(shè)置及運(yùn)行Monte Carlo模擬的艱辛,又能避免運(yùn)行多種硅制造工藝的昂貴。
我們的驗(yàn)證金字塔分為4層。第1層:我們先基于試驗(yàn)及試探法設(shè)計(jì)來選擇指標(biāo)規(guī)格。設(shè)計(jì)規(guī)格空間由主要指標(biāo)的無關(guān)聯(lián)掃描來覆蓋。
我們進(jìn)行一系列優(yōu)化來使這一綜合平臺的功能合格。試驗(yàn)方案被定義成從1至7選擇工藝階段、將電源從其額定值上變化10%、將片上多晶硅電阻從其額定值上改變20%以及選擇三種VCO頻率等。
第2層:我們通過檢查可從SPICE仿真上提取的參數(shù)與從綜合平臺上預(yù)計(jì)的參數(shù)之間的相關(guān)性來從第1級上檢驗(yàn)優(yōu)化設(shè)計(jì)的及功能是否合格。
我們特別強(qiáng)調(diào)對模擬電路模塊進(jìn)行SPICE仿真。例如,對于VCO,我們同時(shí)在低及高頻上對以下內(nèi)容進(jìn)行仿真:功耗飽和余量、頻率范圍、kVCO增益、PSRR、(kVdd)。
第3層:我們期望能提供由綜合平臺預(yù)測的指標(biāo)規(guī)格與在宏觀層次上所提取仿真之間的相關(guān)性。
模擬設(shè)計(jì)中使性能下降或者甚至造成設(shè)計(jì)失敗的一個(gè)主要問題是寄生效應(yīng)。
第3層驗(yàn)證包括對自動(dòng)GDSII版圖的寄生預(yù)測。第2層指標(biāo)選擇是基于覆蓋頻率與低抖動(dòng)范圍、低功率PLL并針對相應(yīng)的頻率范圍和覆蓋以下應(yīng)用的硅樣片進(jìn)行,這些應(yīng)用包括:消費(fèi)多媒體、無線及有線通信、微處理器及ASIC。
第4層:綜合平臺驗(yàn)證的一步是硅確認(rèn)。這里的目標(biāo)是通過硅中的三項(xiàng)合格性驗(yàn)證來確認(rèn)第1層的嚴(yán)格及魯棒性。選擇第3層設(shè)計(jì)。大約在幾小時(shí)內(nèi)即可產(chǎn)生出GDSII版圖,且無需任何改動(dòng)即可直接提交給晶圓代工廠。
SOC產(chǎn)品是所有安全產(chǎn)品的集大成者。SOC產(chǎn)品不是取代原有的安全產(chǎn)品,而是在這些安全產(chǎn)品之上,面向客戶,從業(yè)務(wù)的角度構(gòu)建了一個(gè)一體化的安全管理運(yùn)行的技術(shù)集成平臺。
信息安全產(chǎn)業(yè)是一個(gè)極速發(fā)展變化的產(chǎn)業(yè),SOC的內(nèi)涵和外延也會不斷的更新,但是SOC產(chǎn)品在整個(gè)信息安全產(chǎn)品結(jié)構(gòu)中的頂層地位始終不會改變。
參考文獻(xiàn):
[1]. PCB datasheet http://www.hbjingang.com/datasheet/PCB_1201640.html.
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 什么是氫氧燃料電池,氫氧燃料電池的知識介紹2025/8/29 16:58:56
- SQL核心知識點(diǎn)總結(jié)2025/8/11 16:51:36
- 等電位端子箱是什么_等電位端子箱的作用2025/8/1 11:36:41
- 基于PID控制和重復(fù)控制的復(fù)合控制策略2025/7/29 16:58:24
- 什么是樹莓派?一文快速了解樹莓派基礎(chǔ)知識2025/6/18 16:30:52
- 高速PCB信號完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見問題分析









