高速轉(zhuǎn)換器PCB設(shè)計考慮之一:電源層和接地層
出處:woodpaul 發(fā)布于:2011-06-13 14:17:39
問:使用高速轉(zhuǎn)換器時,有哪些重要的PCB布局布線規(guī)則?
答:為了確保設(shè)計性能達到數(shù)據(jù)手冊的技術(shù)規(guī)格,必須遵守一些指導(dǎo)原則。首先,有一個常見的問題:“AGND和DGND接地層應(yīng)當分離嗎?”簡單回答是:視情況而定。
詳細回答則是:通常不分離。因為在大多數(shù)情況下,分離接地層只會增加返回電流的電感,它所帶來的壞處大于好處。從公式V = L(di/dt)可以看出,隨著電感增加,電壓噪聲會提高。而隨著開關(guān)電流增大(因為轉(zhuǎn)換器采樣速率提高),電壓噪聲同樣會提高。因此,接地層應(yīng)當連在一起。
一個例子是,在一些應(yīng)用中,為了符合傳統(tǒng)設(shè)計要求,必須將臟亂的總線電源或數(shù)字電路放在某些區(qū)域,同時還受尺寸限制的影響,使得電路板無法實現(xiàn)良好的布局分割,在這種情況下,分離接地層是實現(xiàn)良好性能的關(guān)鍵。然而,為使整體設(shè)計有效,必須在電路板的某個地方通過一個電橋或連接點將這些接地層連在一起。因此,應(yīng)將連接點均勻地分布在分離的接地層上。終,PCB上往往會有一個連接點成為返回電流通過而不會導(dǎo)致性能降低的位置。此連接點通常位于轉(zhuǎn)換器附近或下方。
設(shè)計電源層時,應(yīng)使用這些層可以使用的所有銅線。如果可能,請勿讓這些層共用走線,因為額外的走線和過孔會將電源層分割成較小的碎塊,從而迅速損害電源層。由此產(chǎn)生的稀疏電源層可以將電流路徑擠壓到需要這些路徑的地方,即轉(zhuǎn)換器的電源引腳。擠壓過孔與走線之間的電流會提高電阻,導(dǎo)致轉(zhuǎn)換器的電源引腳發(fā)生輕微的壓降。
,電源層的放置至關(guān)重要,切勿將高噪聲的數(shù)字電源層疊放在模擬電源層上,否則二者雖然位于不同的層,但仍有可能耦合。為將系統(tǒng)性能下降的風險降至,設(shè)計中應(yīng)盡可能將這些類型的層隔開而不是疊加在一起。
第二部分將討論電源輸送和高速轉(zhuǎn)換器的去耦,敬請期待。
版權(quán)與免責聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔此類作品侵權(quán)行為的直接責任及連帶責任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負版權(quán)等法律責任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 高速PCB信號完整性(SI)設(shè)計核心實操規(guī)范2026/4/10 11:24:24
- PCB電磁兼容(EMC)設(shè)計與干擾抑制核心實操規(guī)范2026/4/9 10:38:43
- PCB可制造性設(shè)計(DFM)核心實操規(guī)范2026/4/8 10:41:07
- PCB測試點設(shè)計與檢測適配核心實操規(guī)范2026/4/7 11:55:25
- PCB散熱設(shè)計與熱管理核心實操規(guī)范2026/4/3 14:38:57
- 高速PCB信號完整性(SI)設(shè)計核心實操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護設(shè)計
- 連接器耐腐蝕性能測試方法
- PCB電磁兼容(EMC)設(shè)計與干擾抑制核心實操規(guī)范
- 用于相位噪聲測量的低通濾波器設(shè)計與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計要點
- 連接器結(jié)構(gòu)設(shè)計常見問題分析









