基于示波器的高速的全方位分析實(shí)現(xiàn)
出處:fzj 發(fā)布于:2011-03-16 11:34:13
在高速信號調(diào)試時(shí)工程師必須首先調(diào)試并驗(yàn)證其設(shè)計(jì)是否符合物理層規(guī)范。在此階段,信號完整性(如眼圖和抖動)是關(guān)鍵問題,很多這種驗(yàn)證和調(diào)試是通過使用偽隨機(jī)碼序列(PRBS)或循環(huán)測試碼,并結(jié)合示波器及示波器廠家提供的串行數(shù)據(jù)眼圖和抖動分析軟件來完成的。
在確保物理層信號質(zhì)量沒有問題后,串行信號從測試碼變?yōu)?b/10b編碼字符序列,此時(shí)系統(tǒng)級問題成為調(diào)試的重點(diǎn),問題可能會出現(xiàn)在物理層-鏈路層域(涉及信號完整性和數(shù)據(jù)完整性的交叉領(lǐng)域)。這時(shí),就需要對物理層信號實(shí)現(xiàn)解碼分析。
對于現(xiàn)代的高速串行系統(tǒng),系統(tǒng)之間的協(xié)調(diào)工作顯得更為突出,協(xié)議間的任何沖突也會導(dǎo)致整個(gè)系統(tǒng)出現(xiàn)問題,因此分析物理層和鏈路層往往還是不夠的,還必須要對系統(tǒng)的協(xié)議層進(jìn)行分析,這時(shí)往往需要用到專用的協(xié)議分析儀。本文將為大家重點(diǎn)介紹力科示波器針對高速串行信號物理層、鏈路層和協(xié)議層的解決方案。
高速信號的傳輸過程分析
為了確保較好的信號傳輸質(zhì)量,高速串行數(shù)據(jù)信號在傳輸之前往往需要進(jìn)行相應(yīng)的編碼處理,如下圖1所示即為串行信號簡單的傳輸過程,在發(fā)送端信號先進(jìn)行Scrambler和8b/10b編碼處理,處理后的信號經(jīng)過傳輸鏈路傳輸后進(jìn)入接收端后還需要進(jìn)行10b/8b和Scrambler的解碼處理。我們觀察信號都需要在傳輸鏈路上進(jìn)行觀察,因此觀察到的是編碼后的加擾信號和10b信號。

圖1 串行信號簡單的傳輸過程
8b/10b編碼是當(dāng)前大部分高速串行信號都使用的一個(gè)非常通用的編碼方式。如SATA、PCIE GEN1/2均使用8b/10b編碼方式。使用8b/10b編碼可以確保電路的DC平衡(使得0電平和1電平的密度保持平衡),這樣系統(tǒng)可以更加準(zhǔn)確的從數(shù)據(jù)中恢復(fù)出理想時(shí)鐘,也可以有效的減小碼間干擾抖動,盡可能的減小系統(tǒng)出錯(cuò)的概率。另外,通常8位代表一個(gè)數(shù)據(jù)位,如果所有位都用來表示數(shù)據(jù),那么將沒有多余的位來進(jìn)行碼型的同步,因此8b/10b編碼的另外一個(gè)好處是可以提供多余的位來作為同步碼,如常見的K28.5、K28.3等碼型。圖2為一個(gè)8b/10b的示例:

圖2 8b/10b解碼
數(shù)據(jù)的比特位從8位增加到了10位,原數(shù)據(jù)位中出現(xiàn)較少的電平特性經(jīng)過編碼后得到了增加。
圖3為對信號傳輸鏈路上采集到的信號的解碼過程。使用示波器可以直接觀察到圖3上端的物理層波形,如果要觀察到10b解碼信息和Scramble解碼信息,則需要使用示波器廠家提供的專用的高速串行信號解碼分析軟件。

圖3 串行信號解碼示例
進(jìn)一步進(jìn)行解析,即可得到協(xié)議層的信息,如圖4所示。

圖4 串行數(shù)據(jù)的協(xié)議層信息
全方位測試解決方案
物理層測試分析 (1) 高達(dá)45GHZ帶寬的實(shí)時(shí)串行數(shù)據(jù)分析儀(實(shí)時(shí)示波器)、120GS/S的采樣率、768MS的可分析存儲深度,不僅適合于目前所有串行數(shù)據(jù)的標(biāo)準(zhǔn),也提前為下一代高速串行數(shù)據(jù)標(biāo)準(zhǔn)的測試解決方案提供了充分的帶寬和采樣率的保證。
(2) SDAII信號完整性分析軟件包,長存儲數(shù)據(jù)眼圖測試速度極快(20M的數(shù)據(jù)做眼圖分析只需要1-2秒),且提供了Spectrum和NQ-Scale兩種抖動算法,其中NQ-Scale算法是力科專有的算法,可實(shí)現(xiàn)將隱藏在隨機(jī)抖動中的固有抖動剝離出來,這類抖動往往由于高次諧波、長偽隨機(jī)碼引起的串?dāng)_而引起,業(yè)界其它算法通常都會將這類抖動當(dāng)作隨機(jī)抖動來處理。SDAII為工程師提供了非常強(qiáng)大的高速串行信號的調(diào)試功能。
(3) Qualify一致性測試軟件包,可以實(shí)現(xiàn)對高速串行信號的物理層特性是否符合規(guī)范要求的一致性測試,自動出具多種格式的,一鍵完成全部。
(4) EyedoctorII信號完整性分析軟件可實(shí)現(xiàn)通道仿真、夾具去嵌、預(yù)加重、均衡、虛擬探測等高速信號的全系列分析功能。
鏈路層和協(xié)議層分析 (1) 基于實(shí)時(shí)示波器的力科解碼分析軟件包。如圖5所示,示波器解碼出的信息能夠以不同顏色區(qū)分不同的碼型,數(shù)據(jù)位和命令位一目了然,界面顯示非常清晰。解碼信息不僅以數(shù)據(jù)的方式顯示,還以列表的方式顯示,方便查找。支持常用的8B/10B、SATA、SAS、PCIE、XAUI等高速串行信號的解碼,還支持的USB3.0的解碼。解碼信息可以輸出為CSV文件,以供離線分析??赏瑫r(shí)進(jìn)行四路信號的解碼分析。

圖5 力科示波器解碼示例
(2) 基于實(shí)時(shí)數(shù)字示波器的力科專用協(xié)議層分析軟件包。由于力科擁有針對高速信號的協(xié)議分析儀產(chǎn)品,其協(xié)議分析軟件具有強(qiáng)大的協(xié)議分析、糾錯(cuò)能力,因此為了讓廣大工程師在進(jìn)行物理層測試的同時(shí)也能夠觀察到協(xié)議層的相關(guān)信息,力科專門開發(fā)了針對力科高端示波器的協(xié)議分析功能,通過此功能可以實(shí)現(xiàn)將示波器與協(xié)議分析儀軟件進(jìn)行同步,并將示波器采集到的信號送入到協(xié)議分析軟件中即可實(shí)現(xiàn)對串行信號的協(xié)議分析。
具體實(shí)現(xiàn)方法,是在力科示波器中安裝軟件ProtoSync以及相應(yīng)的串行信號的解碼軟件如PCIE_D,USB3_D,USB2_D,然后再在示波器中安裝力科協(xié)議分析儀的分析軟件,即可實(shí)現(xiàn)對高速串行數(shù)據(jù)的協(xié)議分析。圖6所示為力科示波器對PCIE信號的協(xié)議層分析結(jié)果:

圖6 力科示波器對PCIE信號的協(xié)議層分析結(jié)果
小結(jié)
本文簡要介紹了力科示波器的高速串行數(shù)據(jù)提供的測試解決方案及其特點(diǎn),尤其是其融入?yún)f(xié)議分析軟件,使得示波器的功能更加全面,不僅可以對物理層信號進(jìn)行深入的分析,而且還可以對串行信號的更深層面的協(xié)議層也展開分析,這就為廣大工程師對高速串行信號的調(diào)試提供了更加全面、更加快捷的測試解決方案。
參考文獻(xiàn):
[1]. SAS datasheet http://www.hbjingang.com/datasheet/SAS_1546748.html.
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 頻譜儀精準(zhǔn) TOI 測量的設(shè)置優(yōu)化2025/9/5 16:39:30
- SiPM 測試板偏置電壓源的選擇與考量2025/9/2 15:54:57
- EMC的測試方法有幾種常見2025/8/28 17:25:45
- FCBAG封裝集成電路在失效分析中常用的檢測設(shè)備與技術(shù)2025/8/27 17:03:25
- 高端精密裝備精度測量的核心理論與實(shí)用方法2025/8/27 16:31:27
- 高速PCB信號完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見問題分析









