信號完整性系列之十四
出處:ar3000a 發(fā)布于:2010-05-20 09:23:56
摘要:在高速互聯(lián)鏈路中,發(fā)送器的參考工作時鐘的抖動是影響整個系統(tǒng)性能的關(guān)鍵因素之一。本文對時鐘抖動的主要概念、測試方法及注意事項、測試難點進(jìn)行分析和探討。
高速互聯(lián)鏈路介紹
任何一個通信鏈路都包含三個部分:發(fā)送器(TX)、媒質(zhì)(信道)、接收器(RX)。對于高速的串行互聯(lián)鏈路也包含這三個部分,如下圖1所示為一個典型的高速互聯(lián)鏈路的結(jié)構(gòu)圖。其中發(fā)送器包括了:并行轉(zhuǎn)換串行、編碼(比如8b10b編碼)、發(fā)送信號優(yōu)化(如預(yù)加重)、發(fā)送驅(qū)動等功能。接收器包括了:時鐘恢復(fù)、數(shù)據(jù)恢復(fù)、接收信號優(yōu)化(如均衡)、串行轉(zhuǎn)化并行、解碼等功能。傳輸通道則由印刷電路板的走線、過孔、連接器、插卡的金手指、電纜、光纖等組成。
從整個鏈路的組成來看,發(fā)送器參考時鐘的抖動在串并轉(zhuǎn)換時就引入到整個鏈路中,影響著TX端發(fā)送出的數(shù)據(jù)的抖動,而接收器要從這些數(shù)據(jù)中恢復(fù)出時鐘來進(jìn)行后續(xù)的處理。可以看出發(fā)送器參考時鐘的性能對整個鏈路的性能起到很關(guān)鍵的作用。本文從時鐘抖動的相關(guān)概念、測試實例、測試注意事項、測試難點幾方面對時鐘抖動測試進(jìn)行分析和探討。
三種時鐘抖動的定義,峰峰值與有效值
時鐘抖動通常分為時間間隔誤差(Time Interval Error,簡稱TIE),周期抖動(Period Jitter)和相鄰周期抖動(cycle to cycle jitter)三種抖動。
TIE又稱為phase jitter,是信號在電平轉(zhuǎn)換時,其邊沿與理想時間位置的偏移量。理想時間位置可以從待測試時鐘中恢復(fù),或來自于其他參考時鐘。如圖2所示TIE抖動的示意圖,I1、I2、I3、In-1、In是時鐘個到第n個上升沿與理想時間位置的偏差,將I1、I2到In進(jìn)行數(shù)理統(tǒng)計,在所有樣本的找出值和值,兩者相減可以得到TIE抖動的峰峰值,即:
點此全文PDF資料:
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 頻譜儀精準(zhǔn) TOI 測量的設(shè)置優(yōu)化2025/9/5 16:39:30
- SiPM 測試板偏置電壓源的選擇與考量2025/9/2 15:54:57
- EMC的測試方法有幾種常見2025/8/28 17:25:45
- FCBAG封裝集成電路在失效分析中常用的檢測設(shè)備與技術(shù)2025/8/27 17:03:25
- 高端精密裝備精度測量的核心理論與實用方法2025/8/27 16:31:27









