IDT推出Versaclock計時器件新產(chǎn)品系列
出處:feng_zc 發(fā)布于:2009-07-03 09:57:47
致力于豐富數(shù)字媒體體驗、提供的混合信號半導體解決方案供應商 IDT 公司(Integrated Device Technology, Inc.; NASDAQ: IDTI)推出其 VersaClock 計時器件的產(chǎn)品系列。VersaClock III 器件是專為高性能消費、電信、網(wǎng)絡和數(shù)據(jù)通信應用設計的可編程時鐘發(fā)生器,可以更經(jīng)濟有效地在多個晶體和振蕩器之間進行選擇。這些可編程計時解決方案對節(jié)省占板空間和保持功效非常關鍵,因其體積可能不允許全定制解決方案。多個具有各種不同需求的系統(tǒng)能夠整合成更少的可編程器件,以改善庫存管理。
為了可能實現(xiàn)設計靈活性,IDT VersaClock 系列采用了 4 個內(nèi)部 PLL。每個 PLL 都是可編程的,并能產(chǎn)生 4 個的頻率。此外,兩個 PLL 采用了減少電磁干擾的展頻技術,確保了信號的完整性。為了實現(xiàn)更高的集成,VCXO 型號可確保 IDT 客戶獲得符合行業(yè)計時標準的兼容性。
新計時器件還采用了一個 I2C 接口,可在正常運行中實現(xiàn)可編程。內(nèi)部 EEPROM 有助于用戶在上電情況下保存和恢復器件配置,而不需要重新編程,從而節(jié)省寶貴的設計時間,限度地提高投資回報率。另外,新 VersaClock 器件能產(chǎn)生從 5kHz 到 500MHz 的頻率,并兼容許多不同的輸出類型——從單端 LVCMOS 到差分 LVDS、LVPECL 和 HCSL---支持單個器件的所有計時系統(tǒng),賦予設計者更多選擇。
VersaClock III 器件具有低抖動和時鐘冗余,以及無毛刺自動或手動切換功能,在時鐘源正常運行情況下發(fā)生時鐘錯誤時,可以選擇使用二級時鐘源,以改善計時和器件性能。
VersaClock 器件采用幾種封裝,包括 28 引腳 TSSOP 和 32 引腳 VFQFPN 封裝。這些新器件現(xiàn)已為合格客戶提供樣品。評估板現(xiàn)已對合格客戶提供。
版權與免責聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權均屬于維庫電子市場網(wǎng),轉載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關法律責任。
本網(wǎng)轉載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔此類作品侵權行為的直接責任及連帶責任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉載時,必須保留本網(wǎng)注明的作品出處,并自負版權等法律責任。
如涉及作品內(nèi)容、版權等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關權利。
- 頻譜儀精準 TOI 測量的設置優(yōu)化2025/9/5 16:39:30
- SiPM 測試板偏置電壓源的選擇與考量2025/9/2 15:54:57
- EMC的測試方法有幾種常見2025/8/28 17:25:45
- FCBAG封裝集成電路在失效分析中常用的檢測設備與技術2025/8/27 17:03:25
- 高端精密裝備精度測量的核心理論與實用方法2025/8/27 16:31:27









