ISE的語(yǔ)言模板
出處:wzf13 發(fā)布于:2008-09-16 15:02:06

圖1 ISE工具完成系統(tǒng)同步接口的輸入偏移約束設(shè)計(jì)
另一個(gè)非常重要的接口應(yīng)用是源同步接口的輸入時(shí)序分析和約束,如圖2所示。

圖2 源同步接口的時(shí)序輸入分析和示意
這是一個(gè)典型的源同步系統(tǒng)設(shè)計(jì)范例,系統(tǒng)時(shí)鐘只在發(fā)送器件中使用。源同步系統(tǒng)在發(fā)送器件中重新產(chǎn)生了時(shí)鐘,與數(shù)據(jù)一起送出。為了盡可能減小時(shí)鐘與數(shù)據(jù)的延時(shí)偏差,時(shí)鐘線在板子上的布線與數(shù)據(jù)線一致。所以周期只取決于接受器件和噪聲干擾,因此源同步系統(tǒng)可以運(yùn)行在較高的速度下,典型的應(yīng)用就是DDR接口。因?yàn)闀r(shí)鐘是為發(fā)送數(shù)據(jù)重新產(chǎn)生的,所以可能有幾種時(shí)鐘對(duì)齊的模式。圖3(a)所示是一個(gè)理想的邊沿對(duì)齊的DDR源同步接口。在這種情況下,第1個(gè)數(shù)據(jù)叫做“上升數(shù)據(jù)”,和時(shí)鐘上升延是一起開(kāi)始的;第2個(gè)數(shù)據(jù)叫做“下降數(shù)據(jù)”,是和時(shí)鐘下降沿一起開(kāi)始的。因?yàn)閿?shù)據(jù)和時(shí)鐘沿是對(duì)齊的,所以這種接口就叫做“邊沿對(duì)齊”。因?yàn)閮蓚€(gè)數(shù)據(jù)在一個(gè)時(shí)鐘周期內(nèi)發(fā)出,所以這種接口叫做“雙數(shù)據(jù)率接口”(DDR)。圖3(b)所示是一個(gè)理想的中間對(duì)齊DDR源同步接口,圖中的第1個(gè)數(shù)據(jù)叫做“上升數(shù)據(jù)”,在時(shí)鐘上升延時(shí)之前就開(kāi)始了,時(shí)鐘上升沿正好位于數(shù)據(jù)中間;第2個(gè)數(shù)據(jù)叫做“下降數(shù)據(jù)”,在時(shí)鐘下降沿之前開(kāi)始,時(shí)鐘下降沿正好位于數(shù)據(jù)中間。因?yàn)闀r(shí)鐘沿在數(shù)據(jù)中間,所以叫做“中間對(duì)齊”。

圖3 時(shí)鐘對(duì)齊模式
上一篇:FPGA器件配置流程
下一篇:有多種定義輸入偏移約束的方式
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- EDA技術(shù)工具鏈與全流程設(shè)計(jì)運(yùn)維指南2026/1/5 10:28:51
- PLC程序現(xiàn)場(chǎng)疑難問(wèn)題排查與深度優(yōu)化指南2025/12/24 14:36:36
- PLC程序現(xiàn)場(chǎng)調(diào)試與優(yōu)化實(shí)操指南2025/12/24 14:29:57
- 工業(yè)PLC模擬量信號(hào)采集:調(diào)理技術(shù)與抗干擾工程方案2025/12/15 14:39:08
- PLC設(shè)備如何選型2025/9/5 17:15:14
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測(cè)試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測(cè)量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開(kāi)關(guān)中的EMI問(wèn)題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見(jiàn)問(wèn)題分析









