對(duì)稱T形和π形衰減器
出處:yshajoy 發(fā)布于:2008-11-08 14:50:18
當(dāng)信號(hào)源和負(fù)載阻抗相等時(shí),可以使用對(duì)稱T形和π形衰減器對(duì)稱(雙向)地實(shí)現(xiàn)所需要的固定衰減。圖1和圖2所示分別為對(duì)稱的T形和π形衰減器。

圖1 對(duì)稱T形衰減器
它是衡量待測(cè)阻抗與標(biāo)準(zhǔn)阻抗在幅值和相角兩方面匹配程度的指標(biāo),反射衰減表示為:

式中,Zs是標(biāo)準(zhǔn)的阻抗;Zx是待測(cè)阻抗。完全匹配的反射衰減是無窮大。如果標(biāo)準(zhǔn)阻抗是阻性Zs,且網(wǎng)絡(luò)級(jí)聯(lián)了一個(gè)在Zs的阻抗衰減為XdB的對(duì)稱衰減器,即使阻抗為零或者無窮大的情況下,也可以得到至少2XdB的反射阻抗,即衰減器可以平衡任何阻抗差異。

圖2 對(duì)稱π形衰減器
由于兩邊阻抗相等,以dB表示的功率衰減和電壓衰減相等。對(duì)給定的衰減,首先計(jì)算:

下一篇:橋T形衰減器
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 單片機(jī)技術(shù)特性與嵌入式開發(fā)實(shí)踐指南2026/1/7 10:00:02
- 單片機(jī)(MCU)與數(shù)字信號(hào)處理器(DSP)分類及選型技術(shù)指南2025/12/30 10:02:37
- 工業(yè)級(jí)DSP信號(hào)處理系統(tǒng):硬件適配與抗干擾工程方案2025/12/15 14:41:00
- HOLTEK推出HT32F65533G/733G內(nèi)建N/N預(yù)驅(qū)電機(jī)專用SoC單片機(jī)2025/11/26 14:11:41
- 什么是C51數(shù)據(jù)類型擴(kuò)充定義2025/10/27 13:59:22
- PCB電源完整性(PI)設(shè)計(jì)核心實(shí)操規(guī)范
- 多層PCB疊層設(shè)計(jì)核心實(shí)操規(guī)范
- 提高M(jìn)OSFET效率的電路優(yōu)化方法
- 電源管理IC在智能家居中的應(yīng)用
- 差分信號(hào)連接器設(shè)計(jì)要點(diǎn)
- PCB焊盤與過孔設(shè)計(jì)核心實(shí)操規(guī)范(含可焊性與可靠性保障)
- 汽車電子常用電子元器件選型指南
- MOSFET驅(qū)動(dòng)與隔離方案設(shè)計(jì)
- 高溫環(huán)境下電源IC選型建議
- 安防監(jiān)控設(shè)備連接器應(yīng)用分析









