Cadence邏輯設(shè)計(jì)解決方案
出處:chunyang 發(fā)布于:2007-06-04 16:06:28
總之,這些設(shè)計(jì)挑戰(zhàn)嚴(yán)重影響了設(shè)計(jì)進(jìn)度的可預(yù)測性,并加劇了產(chǎn)品開發(fā)的易變性。因此,邏輯設(shè)計(jì)人員急需一種全新的設(shè)計(jì)方法來高效地設(shè)計(jì)、驗(yàn)證和實(shí)現(xiàn)RTL模塊和芯片級設(shè)計(jì)。同時(shí),這種并發(fā)的、具有高度可預(yù)測性的流程不應(yīng)破壞現(xiàn)有設(shè)計(jì)和驗(yàn)證過程。
“快速上市的壓力加上日益增長的設(shè)計(jì)復(fù)雜性,帶來了很多挑戰(zhàn)。將邏輯設(shè)計(jì)團(tuán)隊(duì)采用的可靠的前端驗(yàn)證和實(shí)現(xiàn)技術(shù)與系統(tǒng)仿真完美結(jié)合,讓我們能夠不斷跟上復(fù)雜的變化。 我們的項(xiàng)目團(tuán)隊(duì)能非常好地利用這種前端和系統(tǒng)方法的結(jié)合, 降低了總產(chǎn)品風(fēng)險(xiǎn),并提升了從系統(tǒng)架構(gòu)計(jì)劃到邏輯設(shè)計(jì)和驗(yàn)證到系統(tǒng)級閉合的執(zhí)行效率。
Jerry Alston,
副總裁
QLogIC Corporation
Cadence Logic Design
· Design Management — 提供一個(gè)自動(dòng)化的計(jì)劃和以指標(biāo)為導(dǎo)向的管理解決方案,并依據(jù)功能性、性能、功耗、尺寸和工期等方面的要求對設(shè)計(jì)進(jìn)展進(jìn)行跟蹤,帶來前所未有的從計(jì)劃到閉合的可預(yù)測性。
· Design with Verification — 以集成的方式為設(shè)計(jì)團(tuán)隊(duì)提供前期的設(shè)計(jì)驗(yàn)證和功耗管理, 包括基于斷言的形式分析解決方案、自動(dòng)模擬、加速和驗(yàn)證管理。該解決方案為多語言設(shè)計(jì)環(huán)境,支持SystemVerilog。
· Design with Power — 為邏輯設(shè)計(jì)人員提供業(yè)界首創(chuàng)的具有功耗意識(shí)的設(shè)計(jì)和驗(yàn)證解決方案,具有集成化和易于管理的特點(diǎn)。它能實(shí)現(xiàn)低功耗設(shè)計(jì)結(jié)構(gòu)的邏輯確認(rèn),提高設(shè)計(jì)質(zhì)量和設(shè)計(jì)人員的生產(chǎn)力。
· Design with Test — 與邏輯設(shè)計(jì)過程無縫集成,有助于的重復(fù)性為納米級工藝技術(shù)開發(fā)出高質(zhì)量的測試基礎(chǔ)架構(gòu)。
· Design with Physical — 借助在邏輯設(shè)計(jì)環(huán)境中實(shí)際使用的物理實(shí)現(xiàn)引擎來進(jìn)行的時(shí)序估計(jì),從而減少邏輯-物理迭代次數(shù)。
· Design Logical Signoff — 對靜態(tài)時(shí)序、等效和時(shí)序約束進(jìn)行整體的后端檢查,有助于提高前端設(shè)計(jì)收斂的可預(yù)測性和可靠性。
“在Kawasaki微電子,我們依靠Encounter測試技術(shù)進(jìn)行深亞微米器件的設(shè)計(jì)和制造,這些器件是我們所在的低功耗消費(fèi)產(chǎn)品和高性能信息技術(shù)市場不可或缺的。Cadence Logic Design Team Solution的成效極其設(shè)計(jì)和測試方面都讓我們非常滿意。它在可測試性和綜合、驗(yàn)證、時(shí)序分析之間的高度集成和配合將會(huì)進(jìn)一步加快我們的產(chǎn)品上市時(shí)間,減少設(shè)計(jì)反復(fù)性,提高上市產(chǎn)品的質(zhì)量,并提高成品率?!?/EM>
Yoshito Muraishi,
CAD 開發(fā)主管
Kawasaki Microelectronics, Inc.

Cadence Logic Design Team Solution 是一種能夠?qū)η岸嗽O(shè)計(jì)提供早期、全面并行的以指標(biāo)為導(dǎo)向的設(shè)計(jì)管理方案。該解決方案的構(gòu)建模塊將為Encounter平臺(tái)的邏輯設(shè)計(jì)團(tuán)隊(duì)量身定制的產(chǎn)品和Incisive平臺(tái)的Incisive Design Team產(chǎn)品系列相集成。這些技術(shù)可與Incisive Enterprise產(chǎn)品系列集成以實(shí)現(xiàn)多領(lǐng)域協(xié)同驗(yàn)證,其后端實(shí)現(xiàn)流程還能與Encounter數(shù)字設(shè)計(jì)平臺(tái)的產(chǎn)品實(shí)現(xiàn)無縫集成。
通過將這些先進(jìn)的技術(shù)緊密集成起來,Cadence公司為前端設(shè)計(jì)過程帶來了一場革命。邏輯設(shè)計(jì)人員們能夠更早地應(yīng)對各種設(shè)計(jì)挑戰(zhàn),減少設(shè)計(jì)迭代次數(shù),提高團(tuán)隊(duì)生產(chǎn)力,降低項(xiàng)目進(jìn)度的不確定性和風(fēng)險(xiǎn)。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- EDA技術(shù)工具鏈與全流程設(shè)計(jì)運(yùn)維指南2026/1/5 10:28:51
- PLC程序現(xiàn)場疑難問題排查與深度優(yōu)化指南2025/12/24 14:36:36
- PLC程序現(xiàn)場調(diào)試與優(yōu)化實(shí)操指南2025/12/24 14:29:57
- 工業(yè)PLC模擬量信號采集:調(diào)理技術(shù)與抗干擾工程方案2025/12/15 14:39:08
- PLC設(shè)備如何選型2025/9/5 17:15:14
- PCB焊盤與過孔設(shè)計(jì)核心實(shí)操規(guī)范(含可焊性與可靠性保障)
- 汽車電子常用電子元器件選型指南
- MOSFET驅(qū)動(dòng)與隔離方案設(shè)計(jì)
- 高溫環(huán)境下電源IC選型建議
- 安防監(jiān)控設(shè)備連接器應(yīng)用分析
- 高速PCB信號完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測試方法









