一種全同步數(shù)字頻率測量方法的研究
出處:ferry 發(fā)布于:2007-04-29 09:08:27
摘要:在頻率測量過程中,±1個計數(shù)誤差通常是限制頻率測量進(jìn)一步提高的重要原因。在分析±個計數(shù)誤差產(chǎn)生原因的基礎(chǔ)上,提出了一種利用被測信號、時鐘基準(zhǔn)和測量門限相位的全同步來消除計數(shù)誤差的頻率測量方法,給出了基于FPGA實(shí)現(xiàn)上述測量方法的實(shí)驗原型和實(shí)驗對比結(jié)果。 關(guān)鍵詞:相位同步 頻率測量 FPGA 頻率測量是電子測量技術(shù)中基本的測量之一。工程中很多測量,如用振弦式方法測量力、時間測量、速度測量、速度控制等,都涉及到頻率測量,或可歸結(jié)為頻率測量。頻率測量方法的和效能常常決定了這些測量儀表或控制系統(tǒng)的性能。頻率作為一種基本的物理量,其測量問題等同于時間測量問題,因此頻率測量的意義更加顯然。 常用數(shù)字頻率測量方法有M法、T法和M/T法。M法是在給定的閘門時間內(nèi)測量被測信號的脈沖個數(shù),進(jìn)行換算得出被測信號的頻率。這種測量方法的測量取決于閘門時間和被測信號頻率。當(dāng)被測信號頻率較低時將產(chǎn)生較大誤差,除非閘門時間取得很大。所以這種方法比較適合測量高頻信號的頻率。T法是通過測量被測信號的周期然后換算出被測信號的頻率。這種測量方法的測量取決于被測信號的周期和計時,當(dāng)被測信號頻率較高時,對計時的要求就很高。這種方法比較適合測量頻率較低的信號。M/T法具有以上兩種方法的優(yōu)點(diǎn),它通過測量被測信號數(shù)個周期的時間然后換算得出被測信號的頻率,可兼顧低頻與高頻信號,提高了測量。 1 全同步數(shù)字頻率測量方法的原理 M/T法是目前使用比較廣泛的一種頻率測量方法。其思想是通過閘門信號與被信號同步,將閘門時間T控制為被測信號周期的整數(shù)倍。測量時,先打開參考閘門,當(dāng)檢測到被測信號脈沖沿到達(dá)時開始計時,對標(biāo)準(zhǔn)時鐘計數(shù);參考閘門關(guān)閉時,計時器并不立即停止計時,而是待檢測到被測信號脈沖沿到達(dá)時才停止計時,完成測量被測信號整數(shù)個周期的過程。測量的實(shí)際閘門時間與參考閘門時間可能不完全相箱,但差值不超過被測信號的一個周期。M/T法測量原理如所示。 由于實(shí)際閘門時間為Ts為被測信號周期的整數(shù)倍,因此Nx是的;而對標(biāo)準(zhǔn)時鐘的計量值則存在誤差△Ns(△Ns≤1),即標(biāo)準(zhǔn)時鐘計時的真值應(yīng)為Ns±△Ns。由此可知被測信號的頻率真值為: 若不計標(biāo)準(zhǔn)時鐘的誤差,則測量的相對誤差是: 可以看出,M/T法實(shí)際上就是將測量閘門信號與被測信號同步,使得實(shí)際測量時間是被測信號周期的整數(shù)倍,所以M/T法又稱為多周期同步測量法。M/T法中,相對誤差與被測頻率無關(guān),即對整個測量頻率域等測量;對標(biāo)準(zhǔn)時鐘的計數(shù)值Ns越大則測量相對誤差越??;提高門間Ts和標(biāo)準(zhǔn)時鐘頻率可以提高測量;在不變的情況下,提高標(biāo)準(zhǔn)時鐘頻率可以縮短門間,提高測量速度。 由此可見,對閘門時間Ts的計時誤差△Ns是限制M/T法頻率測量進(jìn)一步提高的主要原因,消除△Ns誤差是提高測量的有效手段。全同步頻率測量法則是在參考閘門的控制下,尋找與標(biāo)準(zhǔn)時鐘同步的被測信號,并以此信號作為實(shí)際閘門的控制信號,實(shí)現(xiàn)實(shí)際測量閘門信號、標(biāo)準(zhǔn)時鐘、被測信號全同步,從而消除Nx和Ns測量誤差。 全同步頻率測量法原理如所示。在給出參考閘門信號后,通過一個脈沖同步檢測器檢測被測信號脈沖沿和標(biāo)準(zhǔn)時鐘信號脈沖沿的同步信息,當(dāng)它們同步就開始計時;參考閘門關(guān)閉后,亦檢測被測信號脈沖沿和標(biāo)準(zhǔn)時鐘信號脈沖沿的同步信息,當(dāng)它們同步則停止計時。 對于任意的標(biāo)準(zhǔn)時鐘和被測信號,要找到兩者脈沖完全同步的時刻來開啟、關(guān)閉閘門是不現(xiàn)實(shí)的,但有可能找在實(shí)現(xiàn)脈沖同步檢測電路時,也存在一個脈沖同步檢測的誤差范圍。若以這個脈沖同步檢測電路檢測到脈沖同步的時刻作為開關(guān)信號,可以使得實(shí)際閘門的開關(guān)發(fā)生在標(biāo)準(zhǔn)時鐘和被測信號都足夠接近的時刻,從而達(dá)到計算值量化誤差的化。 設(shè)開啟閘門時脈沖同步時間為△t1,關(guān)閉閘門時脈沖同步時間差為△t2,脈沖同步檢測時間差值或稱為誤差為△t,則有:△t1≤△t, △t2≤△t。不計標(biāo)準(zhǔn)時鐘誤差,實(shí)際閘門與標(biāo)準(zhǔn)時鐘同步,實(shí)際閘門時間為Ts,則被測信號的頻率測量值為: 被測信號頻率的真實(shí)值可表示為: 頻率測量的相對誤差為: 從(6)式可知,頻率測量的相對誤差只與脈沖同步檢測時間差值△t和閘門時間Ts有關(guān)。將(6)式與(3)式對比可知,標(biāo)準(zhǔn)時鐘周期1/?s和脈沖同步檢測時間差值△t分別是M/T法和本文所述的全同步頻率測量法中限制頻率測量提高的原因。顯然,控制△t來提高頻率測量是有鏟的,而且實(shí)現(xiàn)起來比提高標(biāo)準(zhǔn)時鐘頻率更容易。在全同步頻率測量法中,當(dāng)△t=2.5ns、Ts為1s時,頻率測量相對可以達(dá)到10 -9量級;或當(dāng)△t=2.5ns、Ts取0.001s時,可以實(shí)現(xiàn)1000次/s、相對達(dá)到10-6量級的快速動態(tài)頻率測量。 根據(jù)上述思想,利用VHDL語言,在基于ALTERA公司EPF10K100ARC240-1 FPGA的硬件平臺上實(shí)現(xiàn)了一個全同步數(shù)字頻率測量的實(shí)驗原形,其原理圖如所示。 系統(tǒng)由控制器、脈沖同步檢測、計數(shù)器、頻率換算邏輯、鎖存器和顯示等幾部分組成。其中,脈沖同步檢測是檢測被測信號與標(biāo)準(zhǔn)時鐘是否同步并產(chǎn)生實(shí)際閘門控制信號的關(guān)鍵部分,其電氣性能直接影響到頻率測量。脈沖同步檢測的設(shè)計仿真結(jié)果如所示。 中,pulse1和pulse2為輸入的標(biāo)準(zhǔn)時鐘和被測信號,gate為輸入的參考閘門信號,output為脈沖同步檢測電路產(chǎn)生的實(shí)際閘門信號。所設(shè)計電路的脈沖同步檢測誤差△t為2.5ns,即pulse1和pulse2的上升沿時間如果相差不大于2.5ns,則檢測為兩脈沖同步;反之,則檢測為兩脈沖不同步。
可以看出:閘門時間縮短會影響測量,但在同等條件下,全同步頻率測量法的測量要高于M/T法;M/T法通過提高標(biāo)準(zhǔn)時鐘頻率或加大門閘門時間來提高頻率測量,而全同步頻率測量法可以使用較低標(biāo)準(zhǔn)時鐘頻率、較短閘門時間來獲得較好的頻率測量。 本文提出的全同步頻率測量方法可以在較低的標(biāo)準(zhǔn)時鐘頻率、較短的閘門時間條件下顯著提高頻率測量的,適用于各種頻率測量場合。本文實(shí)現(xiàn)的實(shí)驗原型主要是為了對本文方法進(jìn)行驗證,在實(shí)際應(yīng)用還需要考慮輸入信號波形失真對的影響、相位檢測可能出現(xiàn)的極端情況等問題。 | ||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 頻譜儀精準(zhǔn) TOI 測量的設(shè)置優(yōu)化2025/9/5 16:39:30
- SiPM 測試板偏置電壓源的選擇與考量2025/9/2 15:54:57
- EMC的測試方法有幾種常見2025/8/28 17:25:45
- FCBAG封裝集成電路在失效分析中常用的檢測設(shè)備與技術(shù)2025/8/27 17:03:25
- 高端精密裝備精度測量的核心理論與實(shí)用方法2025/8/27 16:31:27
- 高速PCB信號完整性(SI)設(shè)計核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計
- 連接器耐腐蝕性能測試方法
- PCB電磁兼容(EMC)設(shè)計與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測量的低通濾波器設(shè)計與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計常見問題分析









