XC9536PC44-10
3416
PLCC/25+
原裝認(rèn)證有意請(qǐng)來(lái)電或QQ洽談
XC9536PC44-10
750
PLCC/23+
渠道商,有貨,原廠原裝,帶COC
XC9536PC44-10
8600
PLCC/25+23+
原裝渠道優(yōu)勢(shì)商全新進(jìn)口深圳現(xiàn)貨原盒原包
XC9536PC44-10
5000
PLCC/22+
原裝現(xiàn)貨,配單能手
XC9536PC44-10
3000
PLCC/N/A
原裝正品熱賣,價(jià)格優(yōu)勢(shì)
XC9536PC44-10
48000
PLCC/24+
原裝現(xiàn)貨,可開(kāi)專票,提供賬期服務(wù)
XC9536PC44-10
41101
PLCC/-
大量現(xiàn)貨,提供一站式配單服務(wù)
XC9536PC44-10
65286
-/21+
全新原裝現(xiàn)貨,長(zhǎng)期供應(yīng),免費(fèi)送樣
XC9536PC44-10
2000
PLCC/25+
只做原裝,支持賬期,提供一站式配單服務(wù)
XC9536PC44-10
2490
-/14+/13+
原裝 部分現(xiàn)貨量大期貨
XC9536PC44-10
1347
-/08+
IC銷售
XC9536PC44-10
500
PLCC/03+
房間備有現(xiàn)貨
XC9536PC44-10
5085
PLCC/05+
5V ISP CPLD Family
XC9536PC44-10C
12000
PLCC/22+
只做原裝貨 公司現(xiàn)貨 價(jià)格優(yōu)惠
XC9536PC44-10C
8900
-/23+
只售全新原裝
XC9536PC44-10C
90
PLCC44/-
-
XC9536PC44-10I
100500
PLCC/2519+
一級(jí)代理專營(yíng)品牌原裝,優(yōu)勢(shì)現(xiàn)貨,長(zhǎng)期排單到貨
歷史最低報(bào)價(jià):¥8.0000 歷史最高報(bào)價(jià):¥30.0000 歷史平均報(bào)價(jià):¥19.0000
行prom和fpga之間的連接提供接口,接口的任務(wù)是將從prom中讀來(lái)的數(shù)據(jù)轉(zhuǎn)換成串行輸出,然后再將地址遞增。vsprom的結(jié)構(gòu)如圖2所示。在處理數(shù)據(jù)的同時(shí),vsprom還管理init和done信號(hào)。在配置期間,如果init被fpga拉低,表明出現(xiàn)配置錯(cuò)誤,vsprom必須復(fù)位并等待用戶將fpga復(fù)位,然后重新配置。一旦fpga的done變高,表明配置成功,vsprom就撤消rom_cs來(lái)取消prom的使能,將自己和prom與fpga隔離,并將dout設(shè)為高阻態(tài)。 在vsprom的設(shè)計(jì)中,使用xc9536pc44-10、xcv600bg432-6和一個(gè)8位的prom(at27c080)驗(yàn)證。 主設(shè)備串行配置時(shí),xilinx fpga提供配置時(shí)鐘(cclk)。cclk與vsprom的時(shí)鐘clk_in直接相連。virtex和spartan-ⅱ支持的最大配置速率是60mhz,xc4000/spartan系列支持的最大配置速率是8mhz。然而,實(shí)際的最大配置速率還應(yīng)該考慮prom的存取時(shí)間(tacc)和主設(shè)備串行輸入的時(shí)間(tdsck)。 主設(shè)備串行模式下prom的頻率=1/(tacc+tdsck)。 tacc
行prom和fpga之間的連接提供接口,接口的任務(wù)是將從prom中讀來(lái)的數(shù)據(jù)轉(zhuǎn)換成串行輸出,然后再將地址遞增。vsprom的結(jié)構(gòu)如圖2所示。在處理數(shù)據(jù)的同時(shí),vsprom還管理init和done信號(hào)。在配置期間,如果init被fpga拉低,表明出現(xiàn)配置錯(cuò)誤,vsprom必須復(fù)位并等待用戶將fpga復(fù)位,然后重新配置。一旦fpga的done變高,表明配置成功,vsprom就撤消rom_cs來(lái)取消prom的使能,將自己和prom與fpga隔離,并將dout設(shè)為高阻態(tài)。 在vsprom的設(shè)計(jì)中,使用xc9536pc44-10、xcv600bg432-6和一個(gè)8位的prom(at27c080)驗(yàn)證。 主設(shè)備串行配置時(shí),xilinx fpga提供配置時(shí)鐘(cclk)。cclk與vsprom的時(shí)鐘clk_in直接相連。virtex和spartan-ⅱ支持的最大配置速率是60mhz,xc4000/spartan系列支持的最大配置速率是8mhz。然而,實(shí)際的最大配置速率還應(yīng)該考慮prom的存取時(shí)間(tacc)和主設(shè)備串行輸入的時(shí)間(tdsck)。 主設(shè)備串行模式下prom的頻率=1/(tacc+tdsck)。 tacc