122031
21+/SOP8
原裝 代理渠道 價(jià)格好 技術(shù)交貨
5620
SOP8/25+
原廠渠道商,可支持60天賬期及180天承兌
EPCS4SI8N
5000
SOP1/2023+
原廠授權(quán)代理 價(jià)格優(yōu)勢(shì)
EPCS4
5000
-/23+
的XILINXALTERA分銷商原裝長(zhǎng)期供貨
EPCS4SI8N
2000
-/22+
公司現(xiàn)貨,特價(jià)熱賣
EPCS4SI8N
6530
QFN/23+
只做原裝
EPCS4SI8N
17000
SOP8/20+/21+
一定原裝
EPCS4SI8N
5010
QFN/23+
公司現(xiàn)貨只做原裝
EPCS4SI8
2865
SOP/1608+
特價(jià)特價(jià)全新原裝現(xiàn)貨
EPCS4SI8N
2000
SOP8/21+
主營(yíng)航天級(jí),工業(yè)級(jí),阿爾特拉品牌專營(yíng)
EPCS4SI8N
5000
-/18+
只做原裝正品,假一罰十,大量現(xiàn)貨,特價(jià)銷售
EPCS4N
26
ALTERA/15+
代理直供 全新原裝
EPCS4SI8N
65200
SO16/25+
全網(wǎng)價(jià),認(rèn)準(zhǔn)華盛錦
EPCS4SI8N
6000
QFN/23+
原裝現(xiàn)貨
EPCS4SI8N
199800
SOP/21+
全新原裝現(xiàn)貨,一站式BOM配單
EPCS4SI8N
6000
QFN/23+
原裝現(xiàn)貨
EPCS4SI8N
250
SOP8/-
原裝現(xiàn)貨
EPCS4N
222
SOP8/19+
原裝現(xiàn)貨自己庫(kù)存可看貨
EPCS4SI8N
1
SOP/23+
手機(jī)號(hào)碼198-4820-2641
EPCS4SI8N
2000
SOP8/22+
-
EPCS4
EPCS4
EPCS4PDF下載
EPCS4SI8
EPCS4SI8PDF下載
EPCS4SI8N
Serial Configuration Devices
ALTERA [Altera Corporation]
EPCS4SI8NPDF下載
到dma傳輸有以上優(yōu)點(diǎn),本設(shè)計(jì)中pci express接口部分采用四周期突發(fā)模式dma塊傳輸模式,local總線接口采用c模式。 2.3 fpga邏輯控制 在本設(shè)計(jì)中fpga采用了altera公司的cycloneii系列的 ep2c20f484芯片,這款芯片具有484個(gè)io引腳,其中可用io引腳315個(gè),具有68 416個(gè)邏輯單元,有1.1 mbit的ram可利用,可變的端口ram配置×1,×2,×4,×8,×9,×16,×18,×32和×36。對(duì)ep2c20f484芯片配置可以使用epcs4、epcs16。在本設(shè)計(jì)中采用epcs4對(duì)ep2c20f484芯片配置。其配置原理圖如圖4所示。 在上面的配置原理圖中有兩個(gè)下載口:一個(gè)是jtag下載口,一個(gè)是as下載口。其中jtag下載口是用來(lái)下載.sof文件的,下載.sof文件后可以使用quartus ii 6.0的邏輯分析儀進(jìn)行在線調(diào)試;另一個(gè)下載口是下載.pof文件的,其作用是把程序燒寫(xiě)進(jìn)epcs4配置芯片,在fpga每次加電開(kāi)始工作之后,把程序?qū)б絝pga的內(nèi)部ram中,使器件實(shí)現(xiàn)設(shè)計(jì)者要求的邏輯功能。 fpga作為
制 基于avalon流模式的vga控制器。它主要由vga時(shí)序發(fā)生器,fifo存儲(chǔ)器,avalon流模式接口組成。該ip由設(shè)計(jì)者用vhdl語(yǔ)言自行編制,人機(jī)接口部分將詳述之。 11 ata橋 連接cf卡,保存電子地圖信息庫(kù)、中英文字符點(diǎn)陣庫(kù)等海量信息。該ip核來(lái)自于sopc builder軟件。 12 gpio 最常規(guī)的外設(shè)控制接口,本系統(tǒng)的lcd、led、鍵盤都是采用該接口進(jìn)行連接,時(shí)序上的驅(qū)動(dòng)控制則是由軟件實(shí)現(xiàn)的。該ip核來(lái)自于sopc builder軟件。 13 asmi epcs4系列配置芯片的專門接口。該ip核來(lái)自于sopc builder軟件。與之相連的flash存貯空間中有如下內(nèi)容:一部分是fpga的配置文件。另一部分作為常規(guī)程序存儲(chǔ)器用。采用此方案可以省去片外專門的程序存儲(chǔ)flash,充分利用了配置芯片的資源。由于串行器件的帶寬限制,我們可以通過(guò)將主程序裝載入sdram中運(yùn)行來(lái)提高程序的運(yùn)行速度。 1.2 mimu和gps信號(hào)采集系統(tǒng)的設(shè)計(jì) mimu的信號(hào)采集工作由微型慣性測(cè)量組合、采樣/保持器ad1154、多路開(kāi)關(guān)max4540、a/d 轉(zhuǎn)換器完成;
作能力。or1200在2002年9月被flextronics公司選中,用于集成在flextronics的設(shè)計(jì)中,并提供商業(yè)服務(wù)。2003年8月,flextronics公司成功實(shí)現(xiàn)了集成or12000、10mbps/100mbps自適應(yīng)以太網(wǎng)mac控制器、32位33mhz/66mhzpci接口、16550兼容uart和memory控制器的soc芯片,并成功運(yùn)行了μclinux和linux操作系統(tǒng)。2 板級(jí)系統(tǒng)組成板級(jí)系統(tǒng)以altera的cyclone系列fpga ep1c12qc240為核心,配以epcs4配置存儲(chǔ)器和配置電路組成核心系統(tǒng),再配以2片29lv160db nor flash(4mb)、2片is61lv25616 sram(1mb)、2片hy561620 sdram(64mb)、1個(gè)rs232串行口、1個(gè)通用jtag接口和8段led、按鈕、撥碼開(kāi)關(guān)組成基本系統(tǒng)。flash、sram和sdram組成存儲(chǔ)系統(tǒng),它們共用fpga的存儲(chǔ)器總線,大大減少了存儲(chǔ)系統(tǒng)占用的fpga管腳數(shù),并為系統(tǒng)提供了運(yùn)行大型軟件所需要的存儲(chǔ)器空間。通用jtag接口可以通過(guò)專用接口電纜與pc機(jī)的并口相連,實(shí)現(xiàn)對(duì)cp
數(shù)目。藍(lán)牙模塊采用csr公司提供的集成藍(lán)牙基帶和射頻部分的單芯片模塊bluetoothcore3-multimedia external(以下簡(jiǎn)稱bc03)。bc03基于bluecore03芯片,并提供iis/pcm、spi、uart/usb、pio接口。bluecore03內(nèi)嵌16位risc微處理器,可作為簡(jiǎn)單的嵌入式控制器及藍(lán)牙鏈路控制器,運(yùn)行藍(lán)牙軟件協(xié)議及高層應(yīng)用程序。 sopc系統(tǒng)主要包括1片fpga、2片8mb sram、1片128mb sdram、1片64mb flash、1片epcs4串行配置器件(4mb)和1片以太網(wǎng)控制器lan91c111。 3. 硬件方案 本節(jié)由二部分組成,首先介紹nios ii系統(tǒng)開(kāi)發(fā)流程,然后是iis的ip核設(shè)計(jì)。 3.1 構(gòu)建nios ii sopc系統(tǒng) nios ii系列嵌入式處理器使用32位的指令集結(jié)構(gòu)(isa),是建立在第一代16位nios處理器基礎(chǔ)上的,最高可支持64位數(shù)據(jù)操作,定位于廣泛的嵌入式應(yīng)用。nios ii處理器包括三種內(nèi)核:快速的(nios ii/f)、經(jīng)濟(jì)的(nios ii/e)和標(biāo)準(zhǔn)的(nios ii
平脈沖,隨后發(fā)送數(shù)據(jù),從而完成對(duì)fpga的重新配置。 本設(shè)計(jì)是通過(guò)dsp處理器來(lái)接收pc主機(jī)的fpga配置數(shù)據(jù)流,并開(kāi)發(fā)cpld器件以實(shí)現(xiàn)控制邏輯,最終把所需的fpga配置數(shù)據(jù)流存儲(chǔ)到支持as配置模式的epcs配置芯片中,并實(shí)現(xiàn)fpga配置數(shù)據(jù)流的更新,從而達(dá)到fpga的重新配置,實(shí)現(xiàn)整個(gè)系統(tǒng)的可重構(gòu)。其可重構(gòu)電路由dsp與cpld串行通訊電路、cpld讀寫(xiě)epcs配置芯片電路和epcs配置fpga電路組成。 2.2 epcs配置器件 fpga的串行配置芯片主要包括epcs1,epcs4,epcs16,epcs64,epcs128等。它們的主要區(qū)別是容量不同,分別為1 m,4 m,16 m,64 m,128 m bits的容量,可配置的fpga器件也有所不同,用戶可根據(jù)不同需求來(lái)選擇。epcs配置芯片的擦除或編程次數(shù)可以達(dá)到十萬(wàn)次左右,一般情況下足以滿足用戶需求。epcs器件電平的選擇包括3.3 v、2.5 v、1.8 v、1.5 v,主要可參考對(duì)應(yīng)的fpga所用i/o bank的vccio引腳電平的選擇。 epcs芯片的內(nèi)部結(jié)構(gòu)框圖如圖1所示,epcs配置器件與
基本方案fpga : ep2c8 208 tqfp 容易焊接sdram: ddr 32m 兼顧性能和找到的難以程度以及焊接方便。ddrii為bga,不選flash: nand flash 1g08或者2g08 看那個(gè)好買,性價(jià)比好,io占用少網(wǎng)絡(luò) : 不要,占用io過(guò)多,軟mac,phy方案資料不全,軟件差的太多。usb : usb 1.1 ip core+pdiusbp11a 支持u盤,u網(wǎng)卡,讀卡器,鍵盤,鼠標(biāo)等配置 : epcs1或epcs4配置芯片時(shí)鐘 : 非門電路+晶體 10m供電 : 待定 1.atx+ldo 2.筆記本電源+dc-dc軟核 : niosiios : uclinuxboot : nand booter from niosii,boot nios use epcs4工作量: 硬件 原理圖和布線制版 從已有的抄和改 (altera的開(kāi)發(fā)板,ep2c8 orcad圖,nand連接圖) 電源部分需要仔細(xì)評(píng)估。 軟件 增加niosii對(duì)nand boot的支持
nios編譯為何沒(méi)有pof文件?做了一個(gè)niosii的例程,一切通過(guò)后,可以用niostest3_time_limited.sof文件通過(guò)jtag方式工作,但卻發(fā)現(xiàn)沒(méi)有pof文件,為什么?怎么下載flash文件到epcs4中?
建議用cyclone2,配置芯片用epcs1或epcs4
reepc12的板子,畫(huà)兩層可不太容易。不過(guò)用于開(kāi)發(fā)板也許勉強(qiáng)還可以。epc12大約400rmb多一些,加上電源芯片,加上ram(或sdram),加上epcs4,加上加工,加上flash,成本的錢怎么也要7,8百了。再說(shuō)你只做兩塊,太便宜了,你可能也不賣。
精心設(shè)計(jì),設(shè)計(jì)有按鍵、led以及電源插座、可獨(dú)立使用,用于二次開(kāi)發(fā)或電子設(shè)計(jì)大賽●fpga:cyclone ep1c6q240,兼容ep1c12q240.html">ep1c12q240 ●flash:兩片2 mbytes (共4m字節(jié)),兼容4m或8m字節(jié),最大可擴(kuò)充為16m字節(jié)●sram:兩片512k字節(jié)(共1m字節(jié)),兼容1m字節(jié),最大可擴(kuò)充為2m字節(jié)●sdram:兩片8 mbytes,可兼容16m、32m以及64m字節(jié),最大可擴(kuò)充為128m字節(jié)●串行配置器件epcs1(ep1c6),兼容epcs4(ep1c12)●as接口,可直接對(duì)epcs器件快速編程,并實(shí)現(xiàn)硬件的在線升級(jí)●jtag接口,可下載配置到fpga、調(diào)試程序、flash.html">flash編程、epcs器件編程●帶i2c接口、e2prom(256字節(jié))的復(fù)位芯片cat1025si●8個(gè)用戶led燈,4個(gè)用戶按鍵●配置成功指示燈,用于指示配置的成功●重新配置按鍵●復(fù)位按鍵●雙排主板擴(kuò)展接口●一個(gè)33個(gè)獨(dú)立io口的用戶pack,用于擴(kuò)展高速ad_da pack,也可用于用戶自己的擴(kuò)展●48mhz的有源晶振quicksopc使用