DS3166
6/8/12 ATM/分組PHY,用于DS3/E3/CC52
MAXIM
DS3166PDF下載
DS3166N
6/8/12 ATM/分組PHY,用于DS3/E3/CC52
MAXIM
DS3166NPDF下載
:(0, 2, 4, 6)44h bit 3: clad發(fā)送時(shí)鐘源控制(cladc)。 該位用于選擇clad時(shí)鐘作為內(nèi)部發(fā)送時(shí)鐘源。該位的功能還和其他控制位的設(shè)置有關(guān)。 0 = 允許使用clad時(shí)鐘做為發(fā)送時(shí)鐘。 1 = 不采用clad時(shí)鐘作為發(fā)送時(shí)鐘(如果沒(méi)有使能環(huán)回,由tclkin提供時(shí)鐘源)。 配置ds31612、ds3168和ds3166的clad 在ds31612、ds3168和ds3166中,clad也由三個(gè)獨(dú)立的pll單元構(gòu)成。這些pll從參考時(shí)鐘輸入引腳(refclk)上的單一輸入時(shí)鐘產(chǎn)生多個(gè)時(shí)鐘,用于傳輸時(shí)鐘。為此,器件需要最多三種內(nèi)部時(shí)鐘,速率在ds3、e3和51.84。如果提供這三種頻率中的一種作為參考時(shí)鐘,另外兩種可以被合成出來(lái)。ds31612、ds3168和ds3166支持77.76mhz和19.44mhz參考時(shí)鐘頻率(這一點(diǎn)與ds3161、ds3162、ds3163和ds3164