DS1020-200
14
DIP/9832
自己現(xiàn)貨,深圳可交易
DS1020
3000
09+/N/A
原裝正品熱賣,價(jià)格優(yōu)勢
DS1020
60701
09+/24+
深圳原裝現(xiàn)貨,可看貨可提供拍照
DS1020
9200
09+/23+
只做原裝更多數(shù)量在途訂單
DS1020
16580
-/NEW
專注原裝價(jià)格優(yōu)量大可定歡迎惠顧(長期高價(jià)回收全新
DS1020
8700
09+/2023+
原裝現(xiàn)貨
DS1020
5000
09+/23+
優(yōu)勢產(chǎn)品大量庫存原裝現(xiàn)貨
DS1020
5000
09+/SOP
原裝正品,配單能手
DS1020
10000
09+/25+
提供一站式配單服務(wù)
DS1020
5000
09+/SOP
原裝,配單能手
DS1020
5000
09+/24+
優(yōu)勢渠道現(xiàn)貨,提供一站式配單服務(wù)
DS1020
10000
SOP/22+
原裝現(xiàn)貨
DS1020
5000
A/N/22+
一站式配單,只做原裝
DS1020
3588
-/-
原裝 部分現(xiàn)貨量大期貨
DS1020
10000
09+/25+
有上有貨原裝現(xiàn)貨可看貨,提供配單服務(wù)
DS1020
5480
09+/22+
原裝
DS1020-01-05BT1
367
N/A/25+
原裝,現(xiàn)貨當(dāng)天發(fā)
DS1020-01-07VT1
51000
NEW/NEW
一級代理保證
DS1020-02-08MVT1R
57000
NEW/NEW
一級代理保證
DS1020-04RT1D
242
CONN/24+
原裝現(xiàn)貨,可以開票
DS1020
Programmable 8-Bit Silicon Delay Lin...
DALLAS
DS1020PDF下載
DS1020
Programmable 8-Bit Silicon Delay Lin...
DALLAS [Dallas Semiconducotr]
DS1020PDF下載
DS1020S
Silicon Delay Line, Programmable, 1-...
DALLAS
DS1020SPDF下載
DS1020-15
Programmable 8-Bit Silicon Delay Lin...
DALLAS
DS1020-15PDF下載
DS1020-15
Programmable 8-Bit Silicon Delay Lin...
DALLAS [Dallas Semiconducotr]
DS1020-15PDF下載
DS1020-25
Programmable 8-Bit Silicon Delay Lin...
DALLAS
DS1020-25PDF下載
DS1020-25
Programmable 8-Bit Silicon Delay Lin...
DALLAS [Dallas Semiconducotr]
DS1020-25PDF下載
DS1020-25
Programmable 8-Bit Silicon Delay Lin...
DALLAS [Dallas Semiconducotr]
DS1020-25PDF下載
DS1020-50
Programmable 8-Bit Silicon Delay Lin...
DALLAS
DS1020-50PDF下載
DS1020-50
Programmable 8-Bit Silicon Delay Lin...
DALLAS [Dallas Semiconducotr]
DS1020-50PDF下載
片機(jī)重新向sram中寫程序,影響了系統(tǒng)的反應(yīng)速度。為了解決這一問題,系統(tǒng)選用actel公司的flash fpga,掉電后程序不易丟失,提高了系統(tǒng)的反應(yīng)速度。另外,fpga中的pll模塊能對外部時(shí)鐘源進(jìn)行分頻、倍頻,給計(jì)數(shù)器模塊提供觸發(fā)和計(jì)數(shù)脈沖。這些大大減少了芯片數(shù)目,提高了集成度,節(jié)省了系統(tǒng)面積和成本。然后,用vhdl語言對fpga進(jìn)行編程,實(shí)現(xiàn)硬件電路軟件化設(shè)計(jì),控制各路時(shí)序,完成用數(shù)字方法對脈沖信號(hào)的延遲控制,此時(shí)分辨率可以達(dá)到10 ns級。 用模擬方法進(jìn)行延遲低位部分控制時(shí),選用了ds1020延遲線芯片。只要在電路板上搭建多組以ds1020延遲線芯片為主的電路,就可以同時(shí)輸出多路脈沖序列。此時(shí)最大延遲分辨率可以達(dá)到0.15 ns級。本方案中各路計(jì)數(shù)器模塊和延遲線的延遲時(shí)間均可由mcu編程來動(dòng)態(tài)調(diào)整,系統(tǒng)結(jié)構(gòu)框圖如圖1所示。 圖1 系統(tǒng)結(jié)構(gòu)框圖 3 方案實(shí)現(xiàn) 系統(tǒng)選用actel公司的proasic3 a3p250芯片實(shí)現(xiàn)數(shù)字部分。系統(tǒng)時(shí)鐘由外部50 mhz晶振提供,時(shí)鐘引腳連接到fpga的ccc全局時(shí)鐘引腳上;頻率可以通過fpga內(nèi)部的pll實(shí)現(xiàn)倍頻和分頻,設(shè)