DAC902U
50000
SOIC28/23+
原裝現(xiàn)貨
DAC902E
12800
TSSOP28/25+23+
原裝正規(guī)渠道優(yōu)勢(shì)商/全新進(jìn)口深圳現(xiàn)貨原盒原包
DAC902E
5800
-/2024+
全新原裝,現(xiàn)貨熱賣(mài)
DAC902E
1200
-/2019+
進(jìn)口原裝,現(xiàn)貨熱賣(mài)
DAC902
60701
TSSOP28/24+
深圳原裝現(xiàn)貨,可看貨可提供拍照
DAC902
2000
TSSOP28/25+
只做原裝,支持賬期,提供一站式配單服務(wù)
DAC902
5000
N/A/23+
原裝現(xiàn)貨
DAC902
6000
N/A/23+
原裝現(xiàn)貨
DAC902
25000
SOP28/22+
官網(wǎng)可查icscjh.com
DAC902
6000
N/A/23+
原裝現(xiàn)貨
DAC902
8700
TSSOP28/2023+
原裝現(xiàn)貨
DAC902
60000
N/A/22+
專(zhuān)注配單,只做原裝現(xiàn)貨
DAC902
6608
TSSOP28/2024+
現(xiàn)貨假一罰萬(wàn)只做原裝現(xiàn)貨
DAC902
42100
TSSOP28/24+
只做原裝,提供一站式BOM表電子配單服務(wù)
DAC902
5000
TSSOP28/22+
一站式配單,只做原裝
DAC902
8000
20SOIC20TSSOP/25+
原裝現(xiàn)貨,支持BOM配單
DAC902
41101
TSSOP28/-
大量現(xiàn)貨,提供一站式配單服務(wù)
DAC902
500000
-/23+
-
DAC902
8000
28TSSOP/28/2018+
原裝 部分現(xiàn)貨量大期貨
DAC902
12-Bit, 165MSPS DIGITAL-TO-ANALOG CO...
BB
DAC902PDF下載
DAC902
12-Bit, 165MSPS DIGITAL-TO-ANALOG CO...
BURR-BROWN [Burr-Brown Corporation]
DAC902PDF下載
DAC902E
12-Bit, 165MSPS DIGITAL-TO-ANALOG CO...
BB
DAC902EPDF下載
DAC902E
12 Bit Digital to Analog Converter 1...
DAC902EPDF下載
DAC902E
12-Bit, 165MSPS DIGITAL-TO-ANALOG CO...
BURR-BROWN [Burr-Brown Corporation]
DAC902EPDF下載
DAC902U
12-Bit, 165MSPS DIGITAL-TO-ANALOG CO...
BB
DAC902UPDF下載
DAC902U
12 Bit Digital to Analog Converter 1...
DAC902UPDF下載
DAC902U
12-Bit, 165MSPS DIGITAL-TO-ANALOG CO...
BURR-BROWN [Burr-Brown Corporation]
DAC902UPDF下載
DAC902U/1K
12-Bit Digital-to-Analog Converter
DAC902U/1KPDF下載
DAC902E/2K5
12-Bit Digital-to-Analog Converter
DAC902E/2K5PDF下載
摘要:基于fpga的三相函數(shù)信號(hào)發(fā)生器以dds為核心,在altera公司cycloneⅱ系列ep2c8t144c8上實(shí)現(xiàn)正弦波、方波、三角波和鋸齒波信號(hào)的產(chǎn)生,利用單片機(jī)picl8f4550控制波形的頻率及相位差。同時(shí)單片機(jī)通過(guò)dac0832控制波形數(shù)據(jù)轉(zhuǎn)換dac902參考電壓實(shí)現(xiàn)在波形幅度的控制,d/a輸出的波形經(jīng)過(guò)放大、濾波后輸出。波形參數(shù)的輸入輸出通過(guò)觸摸屏和液晶屏實(shí)現(xiàn),測(cè)試結(jié)果顯示該系統(tǒng)具有較高的精度和穩(wěn)定性。 模擬函數(shù)信號(hào)發(fā)生器輸出波形易受輸入波形的影響,難以實(shí)現(xiàn)移相控制,移相角度隨所接負(fù)載和時(shí)間等因素的影響而產(chǎn)生漂移,頻率、幅度的調(diào)節(jié)均依賴(lài)電位器實(shí)現(xiàn),因此精度難以保證,也很難達(dá)到滿(mǎn)意的效果?;趂pga的數(shù)字式三相信號(hào)發(fā)生器,精度較高,移相控制方便,實(shí)現(xiàn)頻率為1 hz~10 mhz、幅度0.1~10 v,分辨率為1°,頻率和幅度的調(diào)節(jié)均可程控的三相函數(shù)信號(hào)發(fā)生器。系統(tǒng)還具有輸出靈活、易于系統(tǒng)升級(jí)等優(yōu)點(diǎn)。 1 函數(shù)信號(hào)發(fā)生器的原理 基于dds原理,頻率控制字m和相位控制字p分別控制dds輸出波形的頻率和相位。相位累加器是整個(gè)波形產(chǎn)生的核心,它有一個(gè)累加器和一個(gè)
microblaze處理器架構(gòu)圖 在fpga內(nèi)部,以microblaze為控制核心,以dds ip為波形發(fā)生功能實(shí)現(xiàn)核心,同時(shí)加入了其他的ip核,諸如調(diào)試用的mdm(microprocessor debug module),用于與pc進(jìn)行通信的uart(universal asynchronous receiver & transmitter)通用異步傳輸模塊,以及l(fā)cd顯示和4×4按鍵控制模塊,實(shí)現(xiàn)了系統(tǒng)的高度集成。fpga硬件系統(tǒng)為數(shù)字系統(tǒng)產(chǎn)生數(shù)字量,外圍電路加上高速數(shù)模轉(zhuǎn)換器件dac902,把波形數(shù)據(jù)轉(zhuǎn)換為模擬波形,即實(shí)現(xiàn)了完整的可編程片上系統(tǒng)的波形發(fā)生器。 2 硬件系統(tǒng)的具體實(shí)現(xiàn) 本設(shè)計(jì)以32位microblaze軟核處理器為系統(tǒng)的核心部分,負(fù)責(zé)指令的執(zhí)行。各種ip包括自主編寫(xiě)的以及edk自帶的,使用xps下的add/edit cores工具,通過(guò)相應(yīng)類(lèi)型的總線連接到microblaze上。其中uart、lcd、gpio和自主編寫(xiě)的dds的ip都是通過(guò)opb(onchip peripheral bus)片上外設(shè)總線連接到處理器上的。程序存儲(chǔ)器ram則是由fpga
。系統(tǒng)的示意圖如圖2所示。 在fpga內(nèi)部,以microblaze為控制核心,以ddsip為波形發(fā)生功能實(shí)現(xiàn)核心,同時(shí)加入了其他的ip核,諸如調(diào)試用的 mdm(microprocessordebug module),用于與pc進(jìn)行通信的uart(universal asynchronousreceiver&transmitter)通用異步傳輸模塊,以及l(fā)cd顯示和4×4按鍵控制模塊,實(shí)現(xiàn)了系統(tǒng)的高度集成。fpga硬件系統(tǒng)為數(shù)字系統(tǒng)產(chǎn)生數(shù)字量,外圍電路加上高速數(shù)模轉(zhuǎn)換器件dac902,把波形數(shù)據(jù)轉(zhuǎn)換為模擬波形,即實(shí)現(xiàn)了完整的可編程片上系統(tǒng)的波形發(fā)生器。2 硬件系統(tǒng)的具體實(shí)現(xiàn) 本設(shè)計(jì)以32位microblaze軟核處理器為系統(tǒng)的核心部分,負(fù)責(zé)指令的執(zhí)行。各種ip包括自主編寫(xiě)的以及edk自帶的,使用xps下的add/edit cores工具,通過(guò)相應(yīng)類(lèi)型的總線連接到microblaze上。其中uart、lcd、gpio和自主編寫(xiě)的dds的ip都是通過(guò)opb(on-chipperipheral bus)片上外設(shè)總線連接到處理器上的。程序存儲(chǔ)器ram則是由fpga內(nèi)部的b
產(chǎn)品型號(hào):DAC902U
工作電壓(V):3/5
位數(shù):12
建立時(shí)間(uS):0.030
輸出類(lèi)型:電流
通道數(shù):1
DNL最大值(±1LSB):1.750
INL最大值(±1LSB):2.500
接口方式:并口
基準(zhǔn):內(nèi)部/外部
功耗(mW):170
封裝/溫度(℃):28SOIC/-...
+5V或+3V單電源操作;高無(wú)寄生動(dòng)態(tài)范圍:5MHz輸出100MSPS:67dBc;低干擾:3pV,低功耗:在+5V時(shí)170mW;內(nèi)部基準(zhǔn):可選Ext?;鶞?zhǔn);可調(diào)式全刻度范圍;倍乘式選擇
。系統(tǒng)的示意圖如圖2所示。 在fpga內(nèi)部,以microblaze為控制核心,以ddsip為波形發(fā)生功能實(shí)現(xiàn)核心,同時(shí)加入了其他的ip核,諸如調(diào)試用的 mdm(microprocessordebug module),用于與pc進(jìn)行通信的uart(universal asynchronousreceiver&transmitter)通用異步傳輸模塊,以及l(fā)cd顯示和4×4按鍵控制模塊,實(shí)現(xiàn)了系統(tǒng)的高度集成。fpga硬件系統(tǒng)為數(shù)字系統(tǒng)產(chǎn)生數(shù)字量,外圍電路加上高速數(shù)模轉(zhuǎn)換器件dac902,把波形數(shù)據(jù)轉(zhuǎn)換為模擬波形,即實(shí)現(xiàn)了完整的可編程片上系統(tǒng)的波形發(fā)生器。2 硬件系統(tǒng)的具體實(shí)現(xiàn) 本設(shè)計(jì)以32位microblaze軟核處理器為系統(tǒng)的核心部分,負(fù)責(zé)指令的執(zhí)行。各種ip包括自主編寫(xiě)的以及edk自帶的,使用xps下的add/edit cores工具,通過(guò)相應(yīng)類(lèi)型的總線連接到microblaze上。其中uart、lcd、gpio和自主編寫(xiě)的dds的ip都是通過(guò)opb(on-chipperipheral bus)片上外設(shè)總線連接到處理器上的。程序存儲(chǔ)器ram則是由fpga內(nèi)部的b
請(qǐng)問(wèn)有誰(shuí)用過(guò)dac902芯片? 小弟看了幾遍說(shuō)明書(shū),不是太懂,哪位好心大蝦大概講一下這個(gè)芯片的用法,謝謝!
謝謝各位我決定用dspic+dac方式,ad的dds精度較高的都在$10以上,而且購(gòu)買(mǎi)是個(gè)較大的問(wèn)題。我和貝能聯(lián)系過(guò)dapic30,力源有ti的dac902,這樣可以實(shí)現(xiàn)任意波形的生成,頻率也能夠任意控制。