74LS132PC
342
8935+/-
全新原裝現(xiàn)貨庫存
74LS132
408
2020+/SOP3.9
全新原裝進口自家現(xiàn)貨
74LS132
526
0.0/24+
只做原裝,專注海外現(xiàn)貨訂購20年
74LS132
835
-/-
公司現(xiàn)貨,進口原裝熱賣
74LS132
3000
0/11+
原裝正品熱賣,價格優(yōu)勢
74LS132
9208
0.0/22+
特價支持,只做原裝現(xiàn)貨
74LS132
60701
DIP14/24+
深圳原裝現(xiàn)貨,可看貨可提供拍照
74LS132
1407240
DIP14/23+
品質(zhì)為先物超所值值得擁有74邏輯
74LS132
2000
SMDDIP/2022+
只做原裝 TI現(xiàn)貨服務商
74LS132
5000
0.0/26+
全新原裝現(xiàn)貨,一站式配單服務
74LS132
5000
0.0/23+
原裝庫存,提供優(yōu)質(zhì)服務
74LS132
5000
0.0/25+
只做原裝,可提供技術(shù)支持及配單服務
74LS132
8700
-/2023+
原裝現(xiàn)貨
74LS132
5000
DIP14/23+
優(yōu)勢產(chǎn)品大量庫存原裝現(xiàn)貨
74LS132
16800
SOP/1808+
原裝正品,亞太區(qū)混合型電子元器件分銷
74LS132
100500
SMD/2519+
一級代理專營品牌原裝,優(yōu)勢現(xiàn)貨,長期排單到貨
74LS132
25000
SOP14/22+
官網(wǎng)可查icscjh.com
74LS132
8000
20DSBGA/2023+
原裝現(xiàn)貨,支持BOM配單
74LS132
6500
95/23+
只做原裝現(xiàn)貨
74LS132
QUADRUPLE 2-INPUT POSITIVE-NAND SCHM...
TI
74LS132PDF下載
74LS132
Quad 2-Input NAND Gate with Schmitt ...
FAIRCHILD
74LS132PDF下載
74LS132
LOW POWER SCHOTTKY
ONSEMI
74LS132PDF下載
74LS132
Quadruple 2-input Positive NAND Schm...
HITACHI
74LS132PDF下載
74LS132
QUAD 2-INPUT SCHMITT TRIGGER NAND GA...
MOTOROLA
74LS132PDF下載
74LS132
LOW POWER SCHOTTKY
ONSEMI [ON Semiconductor]
74LS132PDF下載
74LS132DC
Quad 2-input NAND Gate
ETC
74LS132DCPDF下載
74LS132DC
Quad 2-input NAND Gate
74LS132DCPDF下載
74LS132PC
Quad 2-input NAND Gate
ETC
74LS132PCPDF下載
74LS132PC
Quad 2-input NAND Gate
74LS132PCPDF下載
以看出,測頻法測量的頻率覆蓋范圍較寬,且在高頻端的測量精度較高,而在低頻段的測量精度較低,同時測量時間較長。測周法測量的頻率覆蓋范圍較窄,在高頻段的測量精度較低,在低頻段的測量精度較高,測量時間短。因此,測頻法適于高頻信號的測量,測周法適于較低頻信號測量。 8051可用軟件來控制定時器/計數(shù)器的工作方式,以實現(xiàn)測頻法與測周法的動態(tài)切換。對寬頻帶、高速度的頻率測量,可采用軟件切換測量方法來提高測量精度與測量速度。 3 軟件設計 測頻電路可知,波形經(jīng)過施密特觸發(fā)器74ls132后,再經(jīng)整形放大后即可變成方波,然后利用8051的定時器/計數(shù)器t0給定定時時間為10 ms,再利用8051的定時器/計數(shù)器t1作計數(shù)器,累計10 ms時間里所經(jīng)過施密特觸發(fā)器74ls132的方波信號。當t0定時滿10 ms時,t0向cpu發(fā)出中斷信號以申請中斷,并進行頻率測量。假設所設定的中介頻率為l00/10 ms=l00×100=10000 hz=10 khz,岡為fx=n/t,所以,可以將假定給定數(shù)值100與tl進行比較,再將tl計數(shù)器里所計的數(shù)值與給定的數(shù)值進行比較。由于在用測頻法測量
-k觸發(fā)器74ls11 ttl 3輸入端3與門74ls112 ttl 帶預置清除負觸發(fā)雙j-k觸發(fā)器74ls12 ttl 開路輸出3輸入端三與非門74ls121 ttl 單穩(wěn)態(tài)多諧振蕩器74ls122 ttl 可再觸發(fā)單穩(wěn)態(tài)多諧振蕩器74ls123 ttl 雙可再觸發(fā)單穩(wěn)態(tài)多諧振蕩器74ls125 ttl 三態(tài)輸出高有效四總線緩沖門74ls126 ttl 三態(tài)輸出低有效四總線緩沖門74ls13 ttl 4輸入端雙與非施密特觸發(fā)器74ls132 ttl 2輸入端四與非施密特觸發(fā)器74ls133 ttl 13輸入端與非門74ls136 ttl 四異或門74ls138 ttl 3-8線譯碼器/復工器74ls139 ttl 雙2-4線譯碼器/復工器74ls14 ttl 六反相施密特觸發(fā)器74ls145 ttl bcd—十進制譯碼/驅(qū)動器74ls15 ttl 開路輸出3輸入端三與門74ls150 ttl 16選1數(shù)據(jù)選擇/多路開關(guān)74ls151 ttl 8選1數(shù)據(jù)選擇器74ls1
離,首先控制8031啟動無需其干預的由硬件實現(xiàn)的采樣、存儲。再由計數(shù)器的最高位控制實現(xiàn)采樣存儲數(shù)據(jù)的分析、計算等工作。 三.系統(tǒng)的工作過程 電路原理為了啟動系統(tǒng)進行高速數(shù)據(jù)采集,首先由8031單片機的p1.0口發(fā)出一脈沖信號,該信號使單脈沖觸發(fā)電路清零,使u16:a輸出高電平,打開與非門u7:a。當有信號輸入時,供給u14:b上升沿觸發(fā)信號,使u14:b的q端置“1”狀態(tài)。 當u7:a輸出兩個脈沖時,u4:b輸出一個脈沖,同時u16:a低電平輸出,使74ls132輸出固定電平。u14:b的單脈沖輸出使二進制地址發(fā)生器清零,以確保采集到的數(shù)據(jù)從存儲器的零地址開始存儲。同時經(jīng)反相后控制觸發(fā)器u1,使觸發(fā)器u1置“1”狀態(tài),u1的q端控制三態(tài)輸出緩沖器u2、u3及收發(fā)器u4使其高阻狀態(tài),關(guān)閉8031最小系統(tǒng)與外部ram側(cè)的總線。而u1的端控制三態(tài)輸出緩沖器u5、u6、u7使其處于使能狀態(tài),以及使ca3318工作。此時系統(tǒng)為采樣存數(shù)狀態(tài),把模擬信號經(jīng)a/d轉(zhuǎn)換后高速的送到外部ram中。當全部數(shù)據(jù)存滿后,利用二進制地址發(fā)生器的最高位向cpu發(fā)出中斷申請,轉(zhuǎn)入中斷服
施密特門電路