Buck 芯片 FB 引腳串聯(lián) 1k 電阻的作用解析
出處:網(wǎng)絡(luò)整理 發(fā)布于:2025-08-18 15:29:56 | 634 次閱讀

說實在的,buck 電路應(yīng)用在電子設(shè)計中是比較常見的,不過這種在 FB 引腳串聯(lián) 1k 電阻的情況可能很多人也是第一次看到。帶著這個問題,我們?nèi)ゲ殚喠诉@顆芯片的技術(shù)手冊,期望從中找到答案。一般來說,應(yīng)用中的問題大多可以在規(guī)格書中查到,所以對于硬件工程師而言,熟練掌握閱讀各類規(guī)格書的能力是非常重要的。這不僅要求工程師能夠總覽全局,進行粗略的閱讀,更要粗中有細(xì),學(xué)會精讀。
芯片的功能框圖,通常硬件工程師在應(yīng)用方面關(guān)注較多,而做芯片的工程師或者 AE 會對其進行更深入的研究。

我們在 PCB Layout Guidelines 這里找到了答案。對于 FB 引腳,在走線時盡量保持越短越好。因為 FB 引腳反饋信號的準(zhǔn)確性對于 buck 芯片的穩(wěn)定工作至關(guān)重要,如果反饋線過長,可能會引入干擾和信號延遲等問題,影響芯片的性能。而當(dāng)因為一些外圍器件尺寸問題導(dǎo)致反饋線太長時,就需要加一個 RT 電阻。這個電阻可以起到一定的緩沖和調(diào)節(jié)作用,減少長走線帶來的不利影響。

規(guī)格書上其實還有很多細(xì)節(jié)的東西值得我們?nèi)ネ诰?。比如每個引腳功能及應(yīng)用注意點,在典型設(shè)計中,buck 電路中的各個器件如何選型,都有相應(yīng)的計算公式。另外,還有芯片各種模式和場景下的測試圖形,這些都有助于我們積累知識。許多工程師常常問如何提升自己的能力,其實多關(guān)注這些細(xì)節(jié),日積月累就會有所提高。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。














