基于 FPGA 的電機測速系統(tǒng)電路設計解析
出處:網(wǎng)絡整理 發(fā)布于:2025-06-20 16:06:18 | 217 次閱讀
本文聚焦于基于 FPGA 的電機測速系統(tǒng)設計,以 Quartus II 為設計平臺,采用硬件描述語言 VHDL 和模塊化設計方式,并通過數(shù)碼管驅(qū)動電路動態(tài)顯示測量結(jié)果。該設計具有外圍電路少、集成度高、可靠性強等特點,可用于測量電機的轉(zhuǎn)速值。
外圍電路設計
傳感器將電機轉(zhuǎn)速的模擬信號轉(zhuǎn)換為數(shù)字脈沖信號,然后送入 FPGA 模塊。同時,基準時鐘電路產(chǎn)生準確的時鐘信號,復位電路產(chǎn)生復位信號,這兩個信號也被送入 FPGA 模塊。FPGA 模塊會產(chǎn)生分頻電路、十進制計數(shù)器電路、數(shù)據(jù)處理電路和顯示譯碼電路。分頻電路會對送入的基準時鐘信號進行分頻,得到一個閘門信號,作為十進制計數(shù)器的使能信號。數(shù)據(jù)處理電路會對十進制計數(shù)器得到的數(shù)據(jù)進行相應處理,然后將處理后的數(shù)據(jù)送入顯示譯碼電路進行轉(zhuǎn)換譯碼。電機測速系統(tǒng)的總體框圖如圖 1 所示。外圍電路可分為基準時基電路、復位電路、傳感器測量電路和顯示電路。

基準時基電路設計
基準時基電路采用 50 MHz 的有源晶振,3.3 V 電源通過 FB5 接入有源晶振的 VCC 端口,同時通過 C10 和 C11 濾去高頻干擾信號,從 OUT 端口輸出 50 MHz 的時鐘信號。晶振電路如圖 2 所示。
復位按鍵的設計
按鍵是嵌入式智能控制系統(tǒng)中人機交互的常用接口,用戶通常通過按鍵向系統(tǒng)輸入各種信息、調(diào)整參數(shù)或發(fā)出控制指令。因此,按鍵處理是一個重要的功能模塊,它關(guān)系到整個系統(tǒng)的交互性能和穩(wěn)定性。在本次設計中,通過按鍵實現(xiàn)了 FPGA 模塊的手動復位。復位按鍵如圖 3 所示。

顯示電路的設計
本次設計中使用的顯示電路如圖 4 所示。從數(shù)碼管顯示電路可知,這是共陽極數(shù)碼管。當在位選端 SE1 - SE4 輸入低電平時,三極管導通,從而使 D1 - D4 接入高電平。從 a 到 DP 端輸入數(shù)碼管顯示碼,就可以得到所需的數(shù)字,通過位選端讓數(shù)碼管選擇導通。

版權(quán)與免責聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔此類作品侵權(quán)行為的直接責任及連帶責任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負版權(quán)等法律責任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。














