在 1000 V 反激式變壓器中驅動高壓硅 FET
出處:維庫電子市場網 發(fā)布于:2024-05-23 17:17:55 | 976 次閱讀
1000V 型應用存在許多電源設計挑戰(zhàn),包括場效應晶體管 (FET) 選擇以及需要為 >1,000V 硅 FET 提供足夠強大的柵極驅動,而硅 FET 通常具有比碳化硅更大的柵極電容(SiC) FET。SiC FET 的優(yōu)點是總柵極電荷比相似參數(shù)的硅 FET 更低;然而,SiC 通常會增加成本。
您會發(fā)現(xiàn)硅 FET 用于諸如 Texas Instruments (TI) 350 V 至 1,000 V DC 輸入、56 W 反激式隔離電源參考設計等設計中,該設計將兩個 950 V FET 共源共柵在一個 54 W 初級側穩(wěn)壓 (PSR) 中。 ) 飛回來。在較低功耗通用偏置電源 (<10 W) 中,可以在 TI三輸出 10W PSR 反激參考設計中使用單個 1,200 V 硅 FET ,這是本電源技巧的重點?! ≡搮⒖荚O計可以作為牽引逆變器的隔離式柵極驅動器的偏置電源。它包括一個寬輸入(60 V 至 1000 V)PSR 反激式,具有三個隔離式 33 V 輸出和 100 mA 負載,并使用 TI 的UCC28730-Q1作為控制器。圖 1顯示了最小驅動電流為 20mA 的 UCC28730-Q1 數(shù)據表。


圖 2顯示,隨著 FET 柵極 - 源極電容 (C GS ) 和柵極 - 漏極電容 (C GD ) 的增加,它會消耗調節(jié)轉換器輸出電壓所需的初級 FET 的導通時間。





PSR 反激式架構通常需要最小負載電流才能保持在調節(jié)范圍內。這有助于增加導通時間,轉換器現(xiàn)在可以在 1000 V 下達到其最小負載要求,如圖6所示。轉換器的整體性能在PMP23431 測試報告中,圖 7顯示了主 FET 上具有恒定脈沖的開關波形。在 1,000 V 下,最小負載要求為,導通時間約為 1 ?s。如果沒有這個緩沖電路,轉換器就無法達到 1,000 V 輸入。

圖 6具有 1000V 輸入的最小負載要求的轉換器啟動。資料德州儀器

在高達 1,000 V 的高壓應用中,占空比可能非常小 - 僅為數(shù)百納秒。高壓硅 FET 可能成為實現(xiàn)良好調節(jié)輸出的限制因素,因為它具有高柵極電容。本電源技巧介紹了 PMP23431 和一個簡單的緩沖電路,用于快速為柵極電容充電,以支持這些高壓系統(tǒng)的較低導通時間。
上一篇:熱敏電阻案例應用電路
下一篇:MOSFET顛覆和恢復
版權與免責聲明
凡本網注明“出處:維庫電子市場網”的所有作品,版權均屬于維庫電子市場網,轉載請必須注明維庫電子市場網,http://www.hbjingang.com,違反者本網將追究相關法律責任。
本網轉載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網贊同其觀點或證實其內容的真實性,不承擔此類作品侵權行為的直接責任及連帶責任。其他媒體、網站或個人從本網轉載時,必須保留本網注明的作品出處,并自負版權等法律責任。
如涉及作品內容、版權等問題,請在作品發(fā)表之日起一周內與本網聯(lián)系,否則視為放棄相關權利。














