555時基集成電路工作模式與引腳作用
出處:維庫電子市場網(wǎng) 發(fā)布于:2024-05-17 16:37:30 | 345 次閱讀
555 時基集成電路是一個把模擬電路和數(shù)字電路組合而成的混合電路,它將模擬功能與邏輯功能整合在一片獨立的集成電路上,極大地拓寬了模擬集成電路的應(yīng)用范圍。555時基集成電路被廣泛用于各種各樣的計時器、脈沖發(fā)生器和振蕩器等場合。憑借著模數(shù)結(jié)合的優(yōu)勢,555時基集成電路可以獨立構(gòu)成多種功能電路,且精度非常高,能夠產(chǎn)生精確的時間延遲和振蕩,其外形如圖11-36所示。
555時基集成電路的工作模式有4個,即單穩(wěn)態(tài)、無穩(wěn)態(tài)、雙穩(wěn)態(tài)和施密特模式。圖11-37 (a)為單穩(wěn)態(tài)電路,多諧振蕩器(無穩(wěn)態(tài)電路)如圖 11-37 (b)所示,雙穩(wěn)態(tài)觸發(fā)器如圖 11-37 (c)所示,施密特觸發(fā)器如圖 11-37(d)所示。
2. 引腳作用
555 時基集成電路各引腳的作用如下:
1腳是公共地端為負極: 2腳為低觸發(fā)端TR,低于1/3電源電壓以下時即導通: 3腳是輸出端 Vo,電流可達 200mA; 4 腳是強制復位端 MR,不用時可與電源正極相連或懸空;5腳是用來調(diào)節(jié)比較器的基準電壓,簡稱控制端Vcr,不用時可懸空,或通過0.01uF電容器接地: 6腳為高觸發(fā)端TH,也稱閾值端,高于2/3電源電壓以上時即截止; 7腳是放電端DISC; 8腳是電源正極Vcc.
3.內(nèi)部結(jié)構(gòu)框圖
555時基集成電路是一種能產(chǎn)生時間基準并能完成各種定時、延遲功能的非線性模擬集成電路,其內(nèi)部結(jié)構(gòu)框圖如圖11—38所示。它廣泛應(yīng)用于信號產(chǎn)生、波形處理、定時延時等領(lǐng)域。
由圖 11—38 可看出, 555 時基集成電路將模擬電路與數(shù)字電路巧妙地結(jié)合在一起,圖中1、A2為兩個電壓比較器,它們的輸出分別作為RS觸發(fā)器的輸入信號,輸出驅(qū)動級和放管VT受RS觸發(fā)器控制。內(nèi)部3個分壓電阻Ri、 R2、R3的阻值均為5k2,便稱為555十基集成電路。
版權(quán)與免責聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔此類作品侵權(quán)行為的直接責任及連帶責任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負版權(quán)等法律責任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。














