新型電容負載不失控的觸發(fā)器電路原理圖
出處:awey 發(fā)布于:2011-08-27 14:01:09 | 1510 次閱讀

不管輸出端的電容負載有多大,在穩(wěn)定狀態(tài)間的觸發(fā)都不會因之而惡化。雖然負載可能如此之大,以致于使將要感變的輸出級需要幾毫秒,但這級將在零點幾微秒內可靠地觸發(fā)。采用互補組合,并使負載置于一只晶體管的發(fā)射極電路中,這樣就能獲得這個特性。在這個互補組合中,任何電容負載都會減少發(fā)射極的負回授,增加對轉換有利的級增益。
上一篇:1KHz門振蕩器電路原理圖
下一篇:方框潑輸出島的晶體管化電路圖設計
版權與免責聲明
凡本網注明“出處:維庫電子市場網”的所有作品,版權均屬于維庫電子市場網,轉載請必須注明維庫電子市場網,http://www.hbjingang.com,違反者本網將追究相關法律責任。
本網轉載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網贊同其觀點或證實其內容的真實性,不承擔此類作品侵權行為的直接責任及連帶責任。其他媒體、網站或個人從本網轉載時,必須保留本網注明的作品出處,并自負版權等法律責任。
如涉及作品內容、版權等問題,請在作品發(fā)表之日起一周內與本網聯(lián)系,否則視為放棄相關權利。














