AD5370 的40通道輸出電路設(shè)計(jì)
出處:conwh 發(fā)布于:2011-08-23 13:06:07 | 2365 次閱讀

圖是利用AD5370 DAC提供具有可編程輸出電壓范圍的40通道輸出(原理示意圖,未顯示去耦和所有連接)
AD5370是一款40通道、16位DAC,提供64引腳LFCSP和64引腳LQFP兩種封裝。它有兩個(gè)基準(zhǔn)電壓輸入引腳。VREF0是DAC通道VOUT0至VOUT7的基準(zhǔn)電壓引腳,VREF1是DAC通道VOUT8至VOUT39的基準(zhǔn)電壓引腳。
如圖所示為AD5370的典型配置,它使用兩個(gè)外部基準(zhǔn)電壓源。AD5370的標(biāo)稱輸出范圍為基準(zhǔn)電壓的四倍。采用3 V基準(zhǔn)電壓源時(shí),AD5370的默認(rèn)偏移DAC寄存器值允許?4 V至+8 V的輸出范圍。采用5 V基準(zhǔn)電壓源時(shí),對(duì)VOUT0至VOUT7相關(guān)的偏移DAC寄存器進(jìn)行編程,可提供±10 V的輸出范圍。 ADR435為5 V低噪聲精密基準(zhǔn)電壓源。 ADR423為3 V低噪聲精密基準(zhǔn)電壓源。按照?qǐng)D1所示方式連接時(shí),AD5370的VOUT0至VOUT7將具有±10 V的輸出范圍,VOUT8至VOUT39將具有?4 V至+8 V的輸出范圍。AD5370內(nèi)置兩個(gè)偏移DAC寄存器;利用這些寄存器,可以在器件功能與動(dòng)態(tài)裕量的限制范圍內(nèi)調(diào)整輸出范圍的中間電平點(diǎn)。偏移DAC寄存 器的默認(rèn)值為5461 (0x1555),若采用3 V基準(zhǔn)電壓源,則中間電平點(diǎn)為2 V.由此將得到?4 V至+8 V的輸出范圍,即VOUT8至VOUT39的默認(rèn)輸出范圍。若將偏移DAC 0寄存器設(shè)為8192 (0x2000),則中間電平點(diǎn)為0 V,使得VOUT0至VOUT7的輸出范圍為±10 V.
AD5370十分靈活,利用材料清單上的同樣器件,可以設(shè)計(jì)出具有多種不同輸出范圍的系統(tǒng)。
本電路必須構(gòu)建在具有較大面積接地層的多層電路板上。為實(shí)現(xiàn)性能,必須采用適當(dāng)?shù)牟季帧⒔拥睾腿ヱ罴夹g(shù)。
本文所述電路可以使用上述任一款A(yù)D537x器件。需要時(shí),也可以改用其它基準(zhǔn)電壓源以提供不同的輸出范圍。ADR421 和ADR431 均為2.5 V基準(zhǔn)電壓源,可以用來提供±5 V輸出。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- LM317:高效構(gòu)建電壓源及電流源電路方案1
- 如何使用多相轉(zhuǎn)換器平衡電流2
- LTC4365 如何實(shí)現(xiàn)敏感電路過壓與反接保護(hù)3
- MOS 管邏輯電路五種門電路特性4
- 點(diǎn)動(dòng)正轉(zhuǎn)控制電路簡介5
- 單鍵開關(guān)機(jī)電路與輕觸開關(guān)的創(chuàng)新設(shè)計(jì)解析6
- 二極管的恒壓降模型7
- MC34063電路計(jì)算公式及應(yīng)用講解8
- 3.3V - 1.8V 電平雙向轉(zhuǎn)換:多場景配置及獨(dú)特優(yōu)勢剖析9
- 液晶電視機(jī)電路結(jié)構(gòu)的關(guān)鍵要點(diǎn)10














