LT3042和LT3045適用于噪聲敏感的設(shè)計(jì)應(yīng)用要求
出處:網(wǎng)絡(luò)整理 發(fā)布于:2025-07-23 11:35:08
LT3042 和 LT3045 是 Linear Technology(現(xiàn)屬ADI) 推出的超低噪聲、超高 PSRR 線性穩(wěn)壓器(LDO),專為 噪聲敏感型應(yīng)用 設(shè)計(jì)(如射頻、精密 ADC/DAC、時(shí)鐘電路、醫(yī)療設(shè)備等)。以下是它們的特性、區(qū)別及選型建議:
1. 關(guān)鍵參數(shù)對(duì)比
| 參數(shù) | LT3042 | LT3045 |
|---|---|---|
| 輸出電流 | 200mA | 500mA |
| 輸入電壓范圍 | 1.8V ~ 20V | 1.8V ~ 20V |
| 輸出電壓范圍 | 0V ~ 15V(可調(diào)) | 0V ~ 15V(可調(diào)) |
| 噪聲性能 | 0.8μVRMS(10Hz~100kHz) | 0.8μVRMS(10Hz~100kHz) |
| PSRR | 79dB@1MHz | 79dB@1MHz |
| 靜態(tài)電流 | 2mA(運(yùn)行) | 2.4mA(運(yùn)行) |
| 封裝 | DFN-8、MSOP-8 | DFN-12、MSOP-12 |
2. 優(yōu)勢(shì)
超低噪聲:
兩者均采用 專有架構(gòu)(精密電流源+電壓基準(zhǔn)),噪聲低至 0.8μVRMS(傳統(tǒng) LDO 通常為 10~100μVRMS)。
超高 PSRR:
在 1MHz 時(shí)仍保持 79dB 的電源抑制比,有效濾除高頻開關(guān)噪聲(如 DC-DC 后級(jí)穩(wěn)壓)。
無(wú)雜散設(shè)計(jì):
無(wú)傳統(tǒng) LDO 的基準(zhǔn)電壓噪聲(如帶隙基準(zhǔn)引入的 1/f 噪聲)。
3. 區(qū)別與選型建議
輸出電流需求:
散熱與封裝:
LT3045 的 DFN-12 封裝散熱更好,適合更高電流應(yīng)用。
設(shè)計(jì)靈活性:
LT3045 支持 多芯片并聯(lián)(通過(guò)
SET引腳同步),可擴(kuò)展輸出電流并進(jìn)一步降低噪聲。
4. 典型應(yīng)用場(chǎng)景
射頻/微波電路:
為 VCO、PLL、混頻器供電,降低相位噪聲。
精密數(shù)據(jù)轉(zhuǎn)換:
為 16bit 以上 ADC/DAC 提供純凈電源(如 ADI AD7768、TI ADS127L01)。
高精度時(shí)鐘:
為 OCXO、低抖動(dòng)時(shí)鐘芯片(如 Si534x)供電。
醫(yī)療設(shè)備:
用于 EEG、ECG 等微弱信號(hào)采集的前級(jí)電源。
5. 設(shè)計(jì)注意事項(xiàng)
輸入電容:
建議使用 低 ESR 陶瓷電容(如 X7R/X5R),典型值 10μF + 0.1μF,靠近輸入引腳。
輸出電容:
需嚴(yán)格按規(guī)格書選擇(如 LT3042 推薦 10μF 陶瓷電容),避免振蕩。
PCB 布局:
采用 星型接地,減少地環(huán)路噪聲;敏感路徑遠(yuǎn)離高頻信號(hào)。
散熱設(shè)計(jì):
高負(fù)載時(shí)注意溫升(如 LT3045 滿負(fù)載 500mA@5V 輸入時(shí)功耗約 1.5W)。
6. 替代方案
更低噪聲:
LT3045-1(固定輸出版本,噪聲優(yōu)化)。
更高電流:
LT3094(負(fù)壓 LDO,-500mA)或 LT3080(1.1A 可調(diào) LDO)。
集成濾波:
ADP7118(ADI 低噪聲 LDO,帶 EMI 濾波)。
總結(jié)
LT3042:適用于 200mA 以下超低噪聲 場(chǎng)景,性價(jià)比高。
LT3045:適用于 500mA 以下 需求,擴(kuò)展性更強(qiáng)。
關(guān)鍵價(jià)值:為噪聲敏感系統(tǒng)提供接近“電池級(jí)”的純凈電源,顯著提升信號(hào)完整性。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 恒玄BES2800芯片:6nm工藝+雙核M55+藍(lán)牙5.4的融合之作2025/11/5 9:30:36
- AR眼鏡芯片有哪些選擇2025/10/31 15:13:48
- 一文了解車規(guī)級(jí)芯片認(rèn)證標(biāo)準(zhǔn)2025/9/16 15:40:14
- 探究 MCU 芯片靜電高但產(chǎn)品靜電指標(biāo)不佳的原因2025/9/4 16:12:23
- 138譯碼器的工作原理2025/8/29 17:04:49
- PCB電磁兼容性(EMC)設(shè)計(jì)核心實(shí)操規(guī)范
- 物聯(lián)網(wǎng)節(jié)點(diǎn)低功耗設(shè)計(jì):信號(hào)鏈中的濾波與功耗管理
- 同步整流中MOSFET的應(yīng)用要點(diǎn)
- 輸出短路對(duì)電源芯片的影響
- 連接器壽命評(píng)估與可靠性設(shè)計(jì)
- PCB電源完整性(PI)設(shè)計(jì)核心實(shí)操規(guī)范
- 多層PCB疊層設(shè)計(jì)核心實(shí)操規(guī)范
- 提高M(jìn)OSFET效率的電路優(yōu)化方法
- 電源管理IC在智能家居中的應(yīng)用
- 差分信號(hào)連接器設(shè)計(jì)要點(diǎn)









