I2C 接口具有電流隔離、線或功能、改進(jìn)的噪聲容限
出處:維庫(kù)電子市場(chǎng)網(wǎng) 發(fā)布于:2023-03-24 17:24:51
此設(shè)計(jì)理念描述了一種簡(jiǎn)單有效的方法,可為連接在 I2C 總線上的設(shè)備提供光隔離(圖 1 )。它改進(jìn)了早期版本(參考 1)。SDA 和 SCL 位于 I2C 總線的總線主機(jī)側(cè);SDA 1 和 SCL 1 在從設(shè)備端。光隔離時(shí)鐘線相當(dāng)容易,因?yàn)樗菃蜗虻模瑥闹髟O(shè)備到從設(shè)備。P 溝道 MOSFET Q 3為快速光耦合器 IC 2的 LED 提供電流,緩沖時(shí)鐘線。
圖 1 該電路提供從設(shè)備到 I2C 總線主設(shè)備的隔離、雙向、線或連接。
然而,數(shù)據(jù)線是雙向的。這部分電路是對(duì)稱的。電阻器 R 6 和 R 7 是總線從設(shè)備側(cè)的 I2C 上拉電阻器,R 3和 R 1 是與 SDA/SCL 側(cè)的主 I2C 上拉電阻器并聯(lián)的虛擬上拉電阻器。如果 SDA 和 SDA 1 線都為高電平——也就是說(shuō),沒有 I2C 設(shè)備將它們拉低——Q 1 關(guān)閉,沒有電流流入光耦合器 IC 2的 LED ,IC 2的引腳 7 為高電平,Q 2 關(guān)閉,光耦I(lǐng)C 1的LED 也熄滅。
如果設(shè)備將 SDA 線驅(qū)動(dòng)為低電平,Q 1和 IC 2 的 LED 將關(guān)閉,將 IC 2的引腳 7 驅(qū)動(dòng)為低電平;二極管D 2 然后開始導(dǎo)通。結(jié)果是 SDA 1線上的低電平 ——IC 2的低輸出電壓加上肖特基勢(shì)壘二極管 D 2 的閾值電壓。在這種情況下,重要的是要注意 IC 1的 LED 沒有打開,因?yàn)槭┘釉谒厦娴碾妷旱陀谒拈撝怠_@種情況意味著電路沒有閂鎖,一旦釋放 SDA 線,它就可以從這種狀態(tài)恢復(fù)。
Q 3 和 PNP BJT(雙極結(jié)型晶體管)Q 1有效地緩沖了兩條 SDA/SCL 線,因此當(dāng)它們連接到總線時(shí),沒有額外的電流流入連接到總線的 I2C 設(shè)備的集電極開路和漏極級(jí)按住線。此配置允許光隔離接口反復(fù)拉低,提供線或功能。為 D 1 和 D 2使用肖特基勢(shì)壘二極管 而不是普通二極管可以降低總線上的低電平電壓,從而提高噪聲容限。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- USB-C接口全解析:協(xié)議兼容、快充原理與常見問(wèn)題排查2025/12/16 9:50:42
- 簡(jiǎn)述計(jì)算機(jī)總線的分類2025/9/4 17:12:23
- 深度剖析三進(jìn)線兩母聯(lián)供電系統(tǒng)設(shè)計(jì)方案2025/9/3 10:37:39
- 匯流排是什么匯流排好還是線接好2025/8/28 17:13:00
- 安森美 USB - C 電池充電器解決方案2025/8/28 15:45:10
- MOSFET在汽車電子中的應(yīng)用要求
- 通信設(shè)備電源管理IC應(yīng)用解析
- 通信設(shè)備連接器選型與設(shè)計(jì)
- PCB電磁兼容性(EMC)設(shè)計(jì)核心實(shí)操規(guī)范
- 物聯(lián)網(wǎng)節(jié)點(diǎn)低功耗設(shè)計(jì):信號(hào)鏈中的濾波與功耗管理
- 同步整流中MOSFET的應(yīng)用要點(diǎn)
- 輸出短路對(duì)電源芯片的影響
- 連接器壽命評(píng)估與可靠性設(shè)計(jì)
- PCB電源完整性(PI)設(shè)計(jì)核心實(shí)操規(guī)范
- 多層PCB疊層設(shè)計(jì)核心實(shí)操規(guī)范









