生成與模擬電壓的平方根成反比的脈沖寬度
出處:維庫(kù)電子市場(chǎng)網(wǎng) 發(fā)布于:2023-03-21 16:59:48
圖 1中的電路 是一種邊沿觸發(fā)單穩(wěn)態(tài)電路,它基于先前設(shè)計(jì)的邊沿觸發(fā)拋物線脈沖發(fā)生器。該電路通過(guò)將級(jí)聯(lián)中個(gè)積分器的輸入端(包括 IC 3 和 S 2 (在原始設(shè)計(jì)中))與參考電壓源 V REF斷開(kāi),并將其連接到輸入電壓端子,對(duì)早期發(fā)生器進(jìn)行了簡(jiǎn)單但重要的修改在圖 1中。
該電路中 outputQ 的輸出脈沖寬度為
τ IL 和 τ IQ分別是包含的 IC 2D和 IC 2C 的級(jí)聯(lián)中個(gè)和第二個(gè)積分器的時(shí)間常數(shù)。
盡管單穩(wěn)態(tài)僅需進(jìn)行此修改即可發(fā)揮作用,但圖 1中IC 1、 IC 2和 IC 3的邏輯電路 增加了另一個(gè)功能。添加的邏輯可確保發(fā)生器忽略進(jìn)入單穩(wěn)態(tài)繁忙狀態(tài)的下一個(gè)觸發(fā)脈沖。
這樣,發(fā)生器的積分電容器可以放電接近 0V,誤差不超過(guò) 0.4%,即使在相對(duì)較高的觸發(fā)頻率下,超過(guò) 1/[T Q (V IN )] 的值。因此,給定輸入的輸出脈沖電壓具有恒定寬度,即使觸發(fā)周期接近或小于輸出脈沖的寬度。
由 IC 1 和 IC 2組成的子電路 產(chǎn)生一個(gè) RST(復(fù)位)信號(hào),其后沿決定單穩(wěn)態(tài)一個(gè)工作周期的結(jié)束。該電路中的 RST 信號(hào)禁止在 Q 輸出的低到高轉(zhuǎn)換和 RST 信號(hào)的高到低轉(zhuǎn)換的間隔內(nèi)重新觸發(fā)單穩(wěn)態(tài)。為此,觸發(fā)信號(hào)的時(shí)鐘在 IC 3 中與 RST信號(hào) ( ).
因此,緊接在 RST 脈沖的后沿之后啟用下一個(gè)有效觸發(fā)。RST 脈沖的前沿大致發(fā)生在二次拋物線電壓 V OQ達(dá)到其峰值電壓 V PEAK的一半時(shí)。RST 脈沖的后沿相對(duì)于 V OQ降至 V PEAK /2以下的瞬間延遲. IC 1A 輸入端的R S /C D /R D網(wǎng)絡(luò)的輔助時(shí)間常數(shù) (R D +R S )C D定義了此延遲。
實(shí)驗(yàn)評(píng)估表明,輸出脈沖寬度的相對(duì)誤差,
是負(fù)的,對(duì)于大約 200 到 3000 mV 的輸入電壓不超過(guò) ?8×10 ?4,參考電壓為 3000 mV,的 sIC 1 設(shè)置。
然后誤差幅度上升,在輸入電壓為 99.925 mV 時(shí)達(dá)到值 δ TQ =?2.337×10 -3 。通過(guò)進(jìn)一步降低輸入電壓,負(fù)誤差幅度減小并且 在輸入電壓為 9.915 mV 時(shí)為 δ TQ = ?1.113×10 -3 。輸入電壓為3.08 mV時(shí),相對(duì)誤差為正,δ TQ ≈2.9×10 -3。進(jìn)一步降低輸入電壓會(huì)導(dǎo)致正誤差迅速上升,在輸入電壓為 1.065 mV 時(shí)達(dá)到 3%。但是請(qǐng)注意,輸入電壓跨度幾乎是 3000:1。觸發(fā)頻率為 2 或 200 Hz。
在 2kHz、200kHz 和 2MHz 的觸發(fā)頻率下,您可以獲得幾乎相同的脈沖寬度。由于觸發(fā)頻率變化引起的脈沖寬度的相對(duì)變化與 δ TQ 值相當(dāng)或更低。輸入電壓等于參考電壓的滿(mǎn)量程輸入實(shí)現(xiàn)了 445.44 微秒的測(cè)量脈沖寬度。
借助 V OQ 輸出,您還可以將該電路用作精密二次拋物線時(shí)基發(fā)生器;輸入電壓控制發(fā)生器的速度。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類(lèi)作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 數(shù)字電源控制與傳統(tǒng)模擬控制的深度對(duì)比2026/2/2 11:06:56
- 模擬信號(hào)調(diào)理電路技術(shù)設(shè)計(jì)與選型運(yùn)維指南2025/12/30 10:08:16
- 運(yùn)算放大器壓擺率的核心要點(diǎn)2025/9/5 16:27:55
- 深度剖析放大器穩(wěn)定系數(shù) K 與 Mu 的差異2025/9/2 16:44:05
- 什么是運(yùn)算放大器失調(diào)電流2025/9/1 17:01:22
- 編碼器的工作原理及作用1
- 超強(qiáng)整理!PCB設(shè)計(jì)之電流與線寬的關(guān)系2
- 三星(SAMSUNG)貼片電容規(guī)格對(duì)照表3
- 電腦藍(lán)屏代碼大全4
- 國(guó)標(biāo)委發(fā)布《電動(dòng)汽車(chē)安全要求第3部分:人員觸電防護(hù)》第1號(hào)修改單5
- 通俗易懂談上拉電阻與下拉電阻6
- 繼電器的工作原理以及驅(qū)動(dòng)電路7
- 電容單位8
- 跟我學(xué)51單片機(jī)(三):?jiǎn)纹瑱C(jī)串口通信實(shí)例9
- 一種三極管開(kāi)關(guān)電路設(shè)計(jì)10
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測(cè)試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測(cè)量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開(kāi)關(guān)中的EMI問(wèn)題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見(jiàn)問(wèn)題分析









