16 位 2.5Gsps DAC 的不妥協時鐘解決方案
出處:維庫電子市場網 發(fā)布于:2023-02-13 16:13:46
LTC2000 16 位 2.5Gsps DAC 提供出色的交流性能。對于許多 DAC 應用,相位噪聲、噪聲頻譜密度 (NSD) 和無雜散動態(tài)范圍 (SFDR) 對于化一個頻段中可能的通道數量而不影響目標頻段中的信噪比 (SNR) 至關重要. 高速 DAC 需要干凈的采樣時鐘以實現的噪聲和雜散性能。使用超低噪聲和雜散的 LTC6946 PLL 合成器作為 LTC2000 的時鐘源可限度地提高系統性能(圖 1)。

LTC2000 的高頻譜純度和低噪聲使其成為出色的信號發(fā)生器。圖 2 突出顯示了 LTC2000 出色的加性相位噪聲性能,在 1MHz 偏置時為 –165dBc/Hz,在 10kHz 偏置時為 –147dBc/Hz,輸出為 65MHz。對于高達 100MHz 的輸出頻率,LTC2000 的 NSD 優(yōu)于 –166dBm/Hz,SFDR 優(yōu)于 76dB。對于高達 1GHz 的更高輸出頻率,SFDR 超過 68dB,NSD 保持在 –155dBm/Hz 以下。產生這些結果需要一個具有良好噪聲、高頻譜純度和出色抖動性能的時鐘。
作為時鐘源的頻率合成器
LTC6946 是一款具有集成 VCO 的整數 N 頻率合成器,可產生 370MHz 至高達 6.39GHz 的信號。它具有出色的相位噪聲性能和極低的雜散成分,非常適合在 2.5GHz 為 LTC2000 提供時鐘。它無需濾波即可直接驅動 LTC2000,以產生頻譜純凈的低噪聲輸出。
LTC2000 將時鐘頻率 (f CLK ) 分頻為輸出頻率 (f OUT )。這種分頻會導致時鐘的相位噪聲出現在 DAC 輸出端,衰減因子為 20 log(f CLK / f OUT )。DAC 輸出端的總相位噪聲將是 LTC2000 的加性相位噪聲(圖 2)和 LTC6946 的衰減相位噪聲的組合。
采樣時鐘上的寬帶相位噪聲或抖動必須降至,以避免降低 DAC 輸出的 NSD,而 LTC6946 輸出的低雜散含量對于在 LTC2000 的輸出端保持高 SFDR 至關重要。
相位噪聲越低,LTC2000 生成的信號可以間隔得越近。這允許在給定帶寬中傳輸更多信息。由于相位噪聲本底較低,系統的總 SNR 增加,從而提高了 LTC2000 產生的信號的完整性。

圖 3 顯示了由 LTC6946 計時的 LTC2000 的單邊帶相位噪聲。LTC6946 與 LTC2000 配合良好,產生了一個干凈的時鐘,限度地提高了 DAC 的性能。LTC2000 和 LTC6946 的組合提供了可與信號發(fā)生器相媲美的相位噪聲和雜散性能。
版權與免責聲明
凡本網注明“出處:維庫電子市場網”的所有作品,版權均屬于維庫電子市場網,轉載請必須注明維庫電子市場網,http://www.hbjingang.com,違反者本網將追究相關法律責任。
本網轉載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網贊同其觀點或證實其內容的真實性,不承擔此類作品侵權行為的直接責任及連帶責任。其他媒體、網站或個人從本網轉載時,必須保留本網注明的作品出處,并自負版權等法律責任。
如涉及作品內容、版權等問題,請在作品發(fā)表之日起一周內與本網聯系,否則視為放棄相關權利。
- 恒玄BES2800芯片:6nm工藝+雙核M55+藍牙5.4的融合之作2025/11/5 9:30:36
- AR眼鏡芯片有哪些選擇2025/10/31 15:13:48
- 一文了解車規(guī)級芯片認證標準2025/9/16 15:40:14
- 探究 MCU 芯片靜電高但產品靜電指標不佳的原因2025/9/4 16:12:23
- 138譯碼器的工作原理2025/8/29 17:04:49









