在高速電路設計中候PCB布線的損耗解決方案
出處:信號完整性 發(fā)布于:2022-12-06 16:49:00
首先咱們粗略的看一個Commonchoke、connector和一段5inch的PCB布線(普通的FR4材料)的損耗對比(本只是一個比較,盡量少挑刺):

圖1
對比5GHz的頻點,很顯然,connector的損耗,其次是Common choke,的是5inch的PCB布線。這時,如果你選擇的connector和common choke比較差,不管你再怎么去調節(jié)PCB布線可能都無法滿足你的設計要求。即使換材料,減小損耗的效果肯定不會帶來很大的改善,比較其在損耗中的占比是的。但是如果能更改common choke或者是connector,這個效果就會顯而易見,如下是換一款common choke的損耗對比。

同樣對比5GHz的頻點,Common choke的損耗就減小了非常多,這是PCB布線或者是換PCB材料完全無法比擬的。當然,如果是改善連接器,其效果會可能會比較明顯。在此就不再贅述,有興趣的工程師可以自行動手試一試。
當然,也可以對比一下有源的眼圖仿真,圖3 是沒有換器件之前的眼圖,圖4是換了器件之后的眼圖:


圖4
眼圖的結果也表明效果是顯而易見的。其實在產(chǎn)品設計的過程中,PCB的布線往往不是你想修改就能修改的,這牽涉到很多方面和部門之間的協(xié)作;換PCB材料也很麻煩,只要有改板之后才能調整。所以,有時候可以換一個思路,考慮下通路上的問題,這時說不定會有意想不到的效果。
版權與免責聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權均屬于維庫電子市場網(wǎng),轉載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關法律責任。
本網(wǎng)轉載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔此類作品侵權行為的直接責任及連帶責任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉載時,必須保留本網(wǎng)注明的作品出處,并自負版權等法律責任。
如涉及作品內(nèi)容、版權等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關權利。
- PCB電磁兼容性(EMC)設計核心實操規(guī)范2026/4/15 14:39:47
- 多層PCB疊層設計核心實操規(guī)范2026/4/14 16:02:09
- PCB焊盤與過孔設計核心實操規(guī)范(含可焊性與可靠性保障)2026/4/13 16:14:19
- 高速PCB信號完整性(SI)設計核心實操規(guī)范2026/4/10 11:24:24
- PCB電磁兼容(EMC)設計與干擾抑制核心實操規(guī)范2026/4/9 10:38:43









