通過高速PCB來控制解決EMI
出處:面包板 發(fā)布于:2020-02-13 12:53:01
規(guī)則一:高速信號走線屏蔽規(guī)則
規(guī)則二:高速信號的走線閉環(huán)規(guī)則
由于PCB板的密度越來越高,很多PCB LAYOUT工程師在走線的過程中,很容易出現(xiàn)這種失誤,如下圖所示
規(guī)則三:高速信號的走線開環(huán)規(guī)則
規(guī)則二提到高速信號的閉環(huán)會造成EMI輻射,同樣的開環(huán)同樣會造成EMI輻射,如下圖所示:
規(guī)則四:高速信號的特性阻抗連續(xù)規(guī)則
高速信號,在層與層之間切換的時候必須保證特性阻抗的連續(xù),否則會增加EMI的輻射,如下圖:
規(guī)則五:高速PCB設(shè)計的布線方向規(guī)則
相鄰兩層間的走線必須遵循垂直走線的原則,否則會造成線間的串擾,增加EMI輻射,如下圖:
規(guī)則六:高速PCB設(shè)計中的拓撲結(jié)構(gòu)規(guī)則
在高速PCB設(shè)計中有兩個為重要的內(nèi)容,就是線路板特性阻抗的控制和多負載情況下的拓撲結(jié)構(gòu)的設(shè)計。在高速的情況下,可以說拓撲結(jié)構(gòu)的是否合理直接決定,產(chǎn)品的成功還是失敗。
如上圖所示,就是我們經(jīng)常用到的菊花鏈式拓撲結(jié)構(gòu)。這種拓撲結(jié)構(gòu)一般用于幾Mhz的情況下為益。高速的拓撲結(jié)構(gòu)我們建議使用后端的星形對稱結(jié)構(gòu)。
規(guī)則七:走線長度的諧振規(guī)則
檢查信號線的長度和信號的頻率是否構(gòu)成諧振,即當布線長度為信號波長1/4的時候的整數(shù)倍時,此布線將產(chǎn)生諧振,而諧振就會輻射電磁波,產(chǎn)生干擾。
規(guī)則八:回流路徑規(guī)則
所有的高速信號必須有良好的回流路徑。近可能的保證時鐘等高速信號的回流路徑。否則會極大的增加輻射,并且輻射的大小和信號路徑和回流路徑所包圍的面積成正比。
規(guī)則九:器件的退耦電容擺放規(guī)則
退耦電容的擺放的位置非常的重要。不合理的擺放位置,是根本起不到退耦的效果。退耦電容的擺放的原則是:靠近電源的管腳,并且電容的電源走線和地線所包圍的面積。
版權(quán)與免責聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔此類作品侵權(quán)行為的直接責任及連帶責任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負版權(quán)等法律責任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 高速PCB信號完整性(SI)設(shè)計核心實操規(guī)范2026/4/10 11:24:24
- PCB電磁兼容(EMC)設(shè)計與干擾抑制核心實操規(guī)范2026/4/9 10:38:43
- PCB可制造性設(shè)計(DFM)核心實操規(guī)范2026/4/8 10:41:07
- PCB測試點設(shè)計與檢測適配核心實操規(guī)范2026/4/7 11:55:25
- PCB散熱設(shè)計與熱管理核心實操規(guī)范2026/4/3 14:38:57
- 高速PCB信號完整性(SI)設(shè)計核心實操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護設(shè)計
- 連接器耐腐蝕性能測試方法
- PCB電磁兼容(EMC)設(shè)計與干擾抑制核心實操規(guī)范
- 用于相位噪聲測量的低通濾波器設(shè)計與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計要點
- 連接器結(jié)構(gòu)設(shè)計常見問題分析









