PCB設(shè)計(jì)時(shí),電源芯片如何選擇?
出處:互聯(lián)網(wǎng) 發(fā)布于:2020-06-09 14:27:03
進(jìn)行 PCB 設(shè)計(jì)時(shí),電源芯片設(shè)計(jì)選擇 DC/DC 還是 LDO 是要有要求的。
一、簡單的來說,在升壓場合,當(dāng)然只能用 DC/DC,因?yàn)?LDO 是壓降型,不能升壓。
LDO 的選擇
當(dāng)所設(shè)計(jì)的電路對分路電源有以下要求
1. 高的噪音和紋波抑制;
2. 占用 PCB 板面積小,如手機(jī)等手持電子產(chǎn)品;
3. 電路電源不允許使用電感器,如手機(jī);
4. 電源需要具有瞬時(shí)校準(zhǔn)和輸出狀態(tài)自檢功能;
5. 要求穩(wěn)壓器低壓降,自身功耗低;
6. 要求線路成本低和方案簡單;
此時(shí),選用 LDO 是恰當(dāng)?shù)倪x擇,同時(shí)滿足產(chǎn)品設(shè)計(jì)的各種要求。
二、再者,需要看下各自的主要特點(diǎn):
DC/DC:效率高,噪聲大;好處就是轉(zhuǎn)換效率高,可以大電流,但輸出干擾較大,體積也相對較大。
LDO:噪聲低,靜態(tài)電流小;體積小,干擾較小,當(dāng)輸入與輸出電壓差較大的化,轉(zhuǎn)換效率低 .
所以如果是用在壓降比較大的情況下,選擇 DC/DC,因?yàn)槠湫矢?,?LDO 會因?yàn)閴航荡蠖陨頁p耗很大部分效率;
如果壓降比較小,選擇 LDO,因?yàn)槠湓肼暤?,電源干凈,而且外圍電路簡單,成本低?/p>
LDO 是 low dropout regulator,意為低壓差線性穩(wěn)壓器,是相對于傳統(tǒng)的線性穩(wěn)壓器來說的。傳統(tǒng)的線性穩(wěn)壓器,如 78xx 系列的芯片都要求輸入電壓要比輸出電壓高出 2v~3V 以上,否則就不能正常工作。但是在一些情況下,這樣的條件顯然是太苛刻了,如 5v 轉(zhuǎn) 3.3v,輸入與輸出的壓差只有 1.7v,顯然是不滿足條件的。針對這種情況,才有了 LDO 類的電源轉(zhuǎn)換芯片。
LDO 線性降壓芯片:原理相當(dāng)于一個電阻分壓來實(shí)現(xiàn)降壓,能量損耗大,降下的電壓轉(zhuǎn)化成了熱量,降壓的壓差和負(fù)載電流越大,芯片發(fā)熱越明顯。這類芯片的封裝比較大,便于散熱。
LDO 線性降壓芯片如:2596,L78 系列等。
DC/DC 降壓芯片:在降壓過程中能量損耗比較小,芯片發(fā)熱不明顯。芯片封裝比較小,能實(shí)現(xiàn) PWM 數(shù)字控制。
DC/DC 降壓芯片如:TPS5430/31,TPS75003,MAX1599/61,TPS61040/41
總的來說,進(jìn)行 PCB 設(shè)計(jì)時(shí),升壓是一定要選 DCDC 的,降壓,是選擇 DCDC 還是 LDO,要在成本,效率,噪聲和性能上比較。關(guān)鍵是具體應(yīng)用具體分析。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)2026/4/10 11:03:45
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)2026/4/9 10:06:18
- AC-DC電源模塊選型指南2026/4/8 10:35:45
- 如何選擇適合你項(xiàng)目的AC-DC電源轉(zhuǎn)換方案?2026/4/8 10:15:39
- 開關(guān)電源的工作原理與基本結(jié)構(gòu)2026/4/3 14:25:27
- 高速PCB信號完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見問題分析









