PCB設(shè)計(jì)小技巧:電源平面處理
出處:互聯(lián)網(wǎng) 發(fā)布于:2019-06-21 14:06:07
電源平面的處理,在PCB設(shè)計(jì)中占有很重要的地位。在一個(gè)完整的設(shè)計(jì)項(xiàng)目中,通常電源的處理情況能決定此次項(xiàng)目30%-50%的成功率,本次給大家介紹在PCB設(shè)計(jì)過(guò)程中電源平面處理應(yīng)該考慮的基本要素。
1、 做電源處理時(shí),首先應(yīng)該考慮的是其載流能力,其中包含2個(gè)方面
(a) 電源線寬或銅皮的寬度是否足夠。要考慮電源線寬,首先要了解電源信號(hào)處理所在層的銅厚是多少,常規(guī)工藝下PCB外層(TOP/BOTTOM層)銅厚是1OZ(35um),內(nèi)層銅厚會(huì)根據(jù)實(shí)際情況做到1OZ或者0.5OZ。對(duì)于1OZ銅厚,在常規(guī)情況下,20mil能承載1A左右電流大??;0.5OZ銅厚,在常規(guī)情況下,40mil能承載1A左右電流大小。
(b) 換層時(shí)孔的大小及數(shù)目是否滿足電源電流通流能力。首先要了解單個(gè)過(guò)孔的通流能力,在常規(guī)情況下,溫升為10度,可參考下表。
過(guò)孔孔徑與電源通流能力對(duì)照表
從上表可以看出,單個(gè)10mil的過(guò)孔可承載1A的電流大小,所以在做設(shè)計(jì)時(shí),若電源為2A電流,使用10mil大小過(guò)孔打孔換層時(shí),至少要打2個(gè)過(guò)孔以上。一般在做設(shè)計(jì)時(shí),會(huì)考慮在電源通道上多打幾個(gè)孔,保持一點(diǎn)裕量。
2、 其次應(yīng)考慮電源路徑,具體應(yīng)考慮以下2個(gè)方面
(a) 電源路徑應(yīng)該盡量短,如果走的過(guò)長(zhǎng),電源的壓降會(huì)比較嚴(yán)重,壓降過(guò)大會(huì)導(dǎo)致項(xiàng)目失敗。
(b)電源平面分割要盡量保持規(guī)則,不允許有細(xì)長(zhǎng)條及啞鈴形分割。
(c) 電源分割時(shí),電源與電源平面分割距離盡量保持在20mil左右,如果在BGA部分區(qū)域,可局部保持10mil距離的分割距離,如果電源平面與平面距離過(guò)近,可能會(huì)有短路的風(fēng)險(xiǎn)。
(d)如若在相鄰平面處理電源,要盡量避免銅皮或者走線平行處理。主要是為了減少不同電源之間的干擾,特別是一些電壓相差很大的電源之間,電源平面的重疊問(wèn)題一定要設(shè)法避免,難以避免時(shí)可考慮中間隔地層。
做電源分割時(shí)應(yīng)盡量避免相鄰信號(hào)線跨分割情況,信號(hào)在跨分割(如下圖示紅色信號(hào)線有跨分割現(xiàn)象)處因參考平面不連續(xù)會(huì)有阻抗突變情況產(chǎn)生,會(huì)產(chǎn)生EMI、串?dāng)_問(wèn)題,在做高速設(shè)計(jì)時(shí),跨分割會(huì)對(duì)信號(hào)質(zhì)量影響很大。
今天關(guān)于PCB設(shè)計(jì)小技巧,關(guān)于電源平面處理應(yīng)該怎么做,分享就到這里啦!
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范2026/4/10 11:24:24
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范2026/4/9 10:38:43
- PCB可制造性設(shè)計(jì)(DFM)核心實(shí)操規(guī)范2026/4/8 10:41:07
- PCB測(cè)試點(diǎn)設(shè)計(jì)與檢測(cè)適配核心實(shí)操規(guī)范2026/4/7 11:55:25
- PCB散熱設(shè)計(jì)與熱管理核心實(shí)操規(guī)范2026/4/3 14:38:57
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測(cè)試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測(cè)量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開(kāi)關(guān)中的EMI問(wèn)題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見(jiàn)問(wèn)題分析









