Silicon Labs推出全新PCI Express Gen 5時鐘和緩沖器
出處:電子產(chǎn)品世界 發(fā)布于:2019-04-22 14:24:57
包括網(wǎng)絡接口卡(NIC)、PCIe總線擴展器和高性能計算(HPC)加速器在內(nèi)的數(shù)據(jù)中心硬件設計越來越多地使用低功耗1.5V或1.8V電源,以便限度地降低總體功耗。Si522xx和Si532xx器件采用1.5 - 1.8V電源供電,是業(yè)界功耗的PCIe時鐘和緩沖器。Si522xx和Si532xx輸出驅動器利用Silicon Labs備受肯定的推挽式高速電流導引邏輯(HCSL)技術,無需傳統(tǒng)PCIe時鐘采用恒流輸出驅動器技術所需的外部終端電阻。
Silicon Labs的新型時鐘產(chǎn)品完全兼容PCIe Gen 5通用時鐘、分離參考無展頻(SRNS)和分離參考獨立展頻(SRIS)架構。盡管PCIe Gen 5具有更嚴格的抖動要求,但Silicon Labs的新型產(chǎn)品不需要分立電源濾波組件,這簡化了PCB布局,同時確保了板級噪聲不會降低時鐘抖動性能。電路板設計人員可以無縫升級現(xiàn)有的PCIe Gen 1/2/3/4設計,使用引腳兼容的Si5332、Si522xx和Si532xx時鐘輕松實現(xiàn)設計,以便利用更快的PCIe串行接口。
Silicon Labs時鐘產(chǎn)品總經(jīng)理James Wilson表示:“Silicon Labs致力于提供一流的時鐘解決方案,以便輕松遷移至更高速PCI Express。數(shù)據(jù)中心設計人員希望利用PCIe Gen 5來提高CPU和工作負載加速器之間的互連速度,包括GPU、FPGA和專用加速器解決方案。增加網(wǎng)絡、存儲和AI資源的帶寬將有助于行業(yè)向400G以太網(wǎng)過渡?!?
版權與免責聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權均屬于維庫電子市場網(wǎng),轉載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關法律責任。
本網(wǎng)轉載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔此類作品侵權行為的直接責任及連帶責任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉載時,必須保留本網(wǎng)注明的作品出處,并自負版權等法律責任。
如涉及作品內(nèi)容、版權等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關權利。
- 電表互感器匝數(shù)倍率怎么看?2025/9/5 17:05:11
- 顏色傳感器原理及實際應用案例2025/9/5 16:09:23
- 調諧器和調制器的區(qū)別2025/9/4 17:25:45
- 有載變壓器和無載變壓器的區(qū)別有哪些2025/9/4 17:13:35
- 什么是晶體諧振器?晶體諧振器的作用2025/9/4 16:57:42









