什么是覆銅?網(wǎng)格覆銅還是實(shí)心覆銅?
出處:21ic電子網(wǎng) 發(fā)布于:2019-11-13 15:37:53
一、什么是覆銅
所謂覆銅,就是將電路板上閑置的空間作為基準(zhǔn)面,然后用固體銅填充,這些銅區(qū)又稱為灌銅。
覆銅的意義在于:減小地線阻抗,提高抗干擾能力;降低壓降,提高電源效率;與地線相連,還可以減小環(huán)路面積。
也出于讓PCB焊接時(shí)盡可能不變形的目的,大部分PCB 生產(chǎn)廠家也會(huì)要求PCB 設(shè)計(jì)者在PCB 的空曠區(qū)域填充銅皮或者網(wǎng)格狀的地線,覆銅如果處理的不當(dāng),那將得不償失,究竟覆銅是“利大于弊”還是“弊大于利”? 大家都知道在高頻情況下,印刷電路板上的布線的分布電容會(huì)起作用,當(dāng)長(zhǎng)度大于噪聲頻率相應(yīng)波長(zhǎng)的1/20 時(shí),就會(huì)產(chǎn)生天線效應(yīng),噪聲就會(huì)通過(guò)布線向外發(fā)射,如果在PCB中存在不良接地的覆銅話,覆銅就成了傳播噪音的工具。
因此,在高頻電路中,千萬(wàn)不要認(rèn)為,把地線的某個(gè)地方接了地,這就是“地線”,一定要以小于λ/20 的間距,在布線上打過(guò)孔,與多層板的地平面“良好接地”。如果把覆銅處理恰當(dāng)了,覆銅不僅具有加大電流,還起了屏蔽干擾的雙重作用。
二、覆銅的兩種形式
覆銅一般有兩種基本的方式,就是大面積的覆銅和網(wǎng)格銅,經(jīng)常也有人問(wèn)到,大面積覆銅好還是網(wǎng)格覆銅好,不好一概而論。
為什么呢?大面積覆銅,具備了加大電流和屏蔽雙重作用,但是大面積覆銅,如果過(guò)波峰焊時(shí),板子就可能會(huì)翹起來(lái),甚至?xí)鹋?。因此大面積覆銅,一般也會(huì)開(kāi)幾個(gè)槽,緩解銅箔起泡。
單純的網(wǎng)格覆銅主要還是屏蔽作用,加大電流的作用被降低了,從散熱的角度說(shuō),網(wǎng)格有好處(它降低了銅的受熱面)又起到了一定的電磁屏蔽的作用。特別是對(duì)于在觸摸等電路當(dāng)中,如下圖:需要指出的是,網(wǎng)格是使由交錯(cuò)方向的走線組成的,我們知道對(duì)于電路來(lái)說(shuō),走線的寬度對(duì)于電路板的工作頻率是有其相應(yīng)的“電長(zhǎng)度“的(實(shí)際尺寸除以工作頻率對(duì)應(yīng)的數(shù)字頻率可得,具體可見(jiàn)相關(guān)書籍)。
當(dāng)工作頻率不是很高的時(shí)候,或許網(wǎng)格線的作用不是很明顯,一旦電長(zhǎng)度和工作頻率匹配時(shí),就非常糟糕了,你會(huì)發(fā)現(xiàn)電路根本就不能正常工作,到處都在發(fā)射干擾系統(tǒng)工作的信號(hào)。
建議是根據(jù)設(shè)計(jì)的電路板工作情況選擇,不要死抱著一種東西不放。因此高頻電路對(duì)抗干擾要求高的多用網(wǎng)格,低頻電路有大電流的電路等常用完整的鋪銅。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范2026/4/10 11:24:24
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范2026/4/9 10:38:43
- PCB可制造性設(shè)計(jì)(DFM)核心實(shí)操規(guī)范2026/4/8 10:41:07
- PCB測(cè)試點(diǎn)設(shè)計(jì)與檢測(cè)適配核心實(shí)操規(guī)范2026/4/7 11:55:25
- PCB散熱設(shè)計(jì)與熱管理核心實(shí)操規(guī)范2026/4/3 14:38:57
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測(cè)試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測(cè)量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開(kāi)關(guān)中的EMI問(wèn)題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見(jiàn)問(wèn)題分析









