基于ARM的嵌入式系統(tǒng)CF卡與CPLD連接技術(shù)詳解
出處:電子發(fā)燒友 發(fā)布于:2018-09-19 14:13:52
2 器件簡介
2.1 外部總線接口
系統(tǒng)采用了以ARM920T 為內(nèi)核的AT91RM9200作為微處理器,它是完全圍繞ARM920T Thumb 處理器構(gòu)建的系統(tǒng)。它有豐富的系統(tǒng)與應(yīng)用外設(shè)及標(biāo)準(zhǔn)的接口,包括一個(gè)高速片上SRAM 工作區(qū)及一個(gè)低等待時(shí)間的外部總線接口(EBI)以完成應(yīng)用所要求的片外存儲區(qū)和內(nèi)部存儲器映射外設(shè)配置的無縫連接。外部總線接口結(jié)構(gòu)如圖1 所示。
2.2 CF 卡
CF 卡(Compact Flash Card)是采用Flash Memory技術(shù)的存儲卡,具有體積小、價(jià)格低廉、兼容性強(qiáng)、存儲量大等優(yōu)點(diǎn)。CF 卡支持三種接口模式,分別是PCCard Memory Mode、PC Card I/O Mode、True IDEMode。因?yàn)門rue IDE Mode 不經(jīng)常使用,故接口電路以PC Card Memory Mode 和PC Card I/O Mode設(shè)計(jì)。
2.3 CPLD
CPLD(Complex Programmable Logic Device)是一種較PLD 復(fù)雜的邏輯元件[2],是一種用戶根據(jù)各自需要而自行構(gòu)造邏輯功能的數(shù)字集成電路。其基本設(shè)計(jì)方法是借助集成開發(fā)軟件平臺,用原理圖、硬件描述語言等方法,生成相應(yīng)的目標(biāo)文件,通過電纜(“在系統(tǒng)”編程)將代碼傳送到目標(biāo)芯片中,實(shí)現(xiàn)設(shè)計(jì)的數(shù)字系統(tǒng)。
該文采用的CPLD 是Altera 公司的MAX7000S系列的EPM7128SQL100-10。它有84 個(gè)引腳,其中5 根用于ISP(IN System Programmable),可方便的對其進(jìn)行“在系統(tǒng)”編程。EPM7128SQL100-10支持對電壓工作,可以利用Altera 公司的第四代開發(fā)平臺quartus Ⅱ方便地進(jìn)行仿真、綜合和。
3 硬件接口電路設(shè)計(jì)
硬件接口電路的電路圖如圖2 所示。在此電路中用CPLD 來實(shí)現(xiàn)一般CF 卡接口電路中的雙向緩沖器和與非門等一些邏輯器件的邏輯功能,使接口電路變的更為簡單、穩(wěn)定、高速,而且可以通過現(xiàn)場修改程序來實(shí)現(xiàn)不同的功能。
將片選任務(wù)寄存器的CS4A 編程為1 則可使能EBI 的復(fù)用引腳NCS4/CFCS、NCS5/CFCE1、NCS6/CFCE2 為CompactFlash 信號CFCS、CFCE1、CFCE2,使能NOE/NRD/CFOE、NWR0/NEW/CFWE、NWR1/NBS1/CFIOR、NWR3/NBS3/CFIOW、A25/CFRNW為Compact Flash 信號CFOE、CFWE、CFIOR、CFIOW、CFRNW。這樣就可以通過訪問保留給NCS4 的地址空間來訪問外部的CF 卡。在NCS4 的地址空間中用當(dāng)前的傳輸?shù)刂穪矸直鍵/O 模式,通用存儲模式是標(biāo)志存儲模式。傳輸?shù)刂房偩€的A23 用作I/O 模式選擇。該文CF 卡用A22/REG 來分離通用存儲模式和標(biāo)志存儲模式。
在I/O 模式下,CompactFlash 的邏輯驅(qū)動(dòng)CFIOR與CFIOW 信號上SMC 的讀寫信號,此時(shí)CFOE 與CFWE 信號失效。同樣在通用存儲模式和標(biāo)志存儲模式下驅(qū)動(dòng)CFOE 與CFWE 信號上的SMC,CFIOR與CFIOW 信號失效。該邏輯如圖3 所示。
CFIOE 與CFIOW 通過是I/O Mode 的使能。除了使能信號外,其他的信號對2 種模式都是相同的。
CFCE1 與CFCE2 信號使能CF 卡的數(shù)據(jù)總線由上或是由下訪問,具體信息見表1。只有當(dāng)NCS4 引腳上的SMC 配置為驅(qū)動(dòng)8 位存儲器時(shí)才可進(jìn)行奇字節(jié)訪問,NCS4 地址空間中的片選寄存器必須如表1所示進(jìn)行設(shè)置。
4 CPLD 程序開發(fā)
CPLD 程序在quartus Ⅱ下用Verilog HDL 語言編寫。程序經(jīng)過編譯后,到CPLD 中固化。連接電路板和CF 卡,對CF 卡進(jìn)行數(shù)據(jù)的讀寫操作,測試結(jié)果表明數(shù)據(jù)傳輸正確無誤,且傳輸速率更高。
5 結(jié)束語
該文重點(diǎn)研究了如何利用CPLD 來連接基于ARM 的嵌入式系統(tǒng)與CF 卡。其中使用的CPLD 不但簡化了接口電路,使其適合現(xiàn)場編程,同時(shí)改進(jìn)的接口電路還適合產(chǎn)生各種復(fù)雜組合邏輯和時(shí)序邏輯。這種存儲技術(shù)的正確性已在電路板上得到驗(yàn)證,它為基于ARM 的嵌入式系統(tǒng)的CF 卡存儲提供了一種有效的解決方案。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- ARM技術(shù)架構(gòu)與應(yīng)用開發(fā)實(shí)踐指南2026/1/6 10:40:19
- 嵌入式實(shí)時(shí)操作系統(tǒng)(RTOS)選型與移植技術(shù)指南2025/12/31 10:42:31
- 工業(yè)嵌入式系統(tǒng):通信接口技術(shù)選型與抗干擾設(shè)計(jì)實(shí)踐2025/12/15 14:36:53
- 深入解析嵌入式 OPENAMP 框架:開啟異核通信新時(shí)代2025/7/22 16:27:29
- 一文快速了解OPENWRT基礎(chǔ)知識2025/7/14 16:59:04
- PCB焊盤與過孔設(shè)計(jì)核心實(shí)操規(guī)范(含可焊性與可靠性保障)
- 汽車電子常用電子元器件選型指南
- MOSFET驅(qū)動(dòng)與隔離方案設(shè)計(jì)
- 高溫環(huán)境下電源IC選型建議
- 安防監(jiān)控設(shè)備連接器應(yīng)用分析
- 高速PCB信號完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測試方法









