I2C總線中上拉電阻、電源電壓、總線電容三者之間的函數(shù)關(guān)系
出處:電子產(chǎn)品世界 發(fā)布于:2018-08-16 11:58:02
在我們的實(shí)際設(shè)計(jì)中,需要清楚I2C的總線的兩個(gè)特征:
1、串行數(shù)據(jù)SDA和串行時(shí)鐘SCL線都是雙向線路,通過(guò)一個(gè)電流源或上拉電阻Rp 連接到正的電源電壓+VDD,當(dāng)總線空閑時(shí)這兩條線路都是高電平。連接到總線的器件輸出級(jí)必須是漏極開路或集電極開路才能執(zhí)行線與的功能。I2C 總線上數(shù)據(jù)的傳輸位速率,在標(biāo)準(zhǔn)模式下可達(dá)100kbit/s,快速模式(F/S)下可達(dá)400kbit/s,高速模式(Hs)下可達(dá)3.4Mbit /s。
2、連接到相同總線的IC數(shù)量只受到總線的電容400pF限制。如果總線線路的負(fù)載電容升高,位速率將逐漸下降。
總線規(guī)定使用非標(biāo)準(zhǔn)電源電壓,不遵從I2C 總線系統(tǒng)電平規(guī)定的器件,必須將輸入電平連接到有上拉電阻Rp 的VDD電壓。
其中的一些術(shù)語(yǔ)描述如下:
1,總線輸入電平的定義:低電平噪聲容限是0.1VDD,高電平噪聲容限是0.2VDD。VOL定義為在漏極開路 或集電極開路時(shí),有3mA下拉電流時(shí)的低電平輸出電壓,值取VOLmax=0.4V,這個(gè)3mA是指定的下拉電流。在一定范圍內(nèi),下拉電流越大, 驅(qū)動(dòng)能力越強(qiáng)。Rpmin是電源電壓的函數(shù),即電源電壓越高,Rpmin值越高。Rpmax是負(fù)載電容的函數(shù),總線電容越大,即負(fù)載越大,Rpmax越 低。
2,總線電容是線路連接和管腳的總電容,規(guī)定總線輸入電流的值是10uA,同時(shí)規(guī)定了上升時(shí)間tr的值,由于高電平要求 0.2VDD的噪聲容限,這個(gè)輸入電流限制了Rp 的值??偟母唠娖捷斎腚娏魇荝pmax的函數(shù)。在電源電壓一定時(shí),總的高電平輸入電流越大,Rpmax越小??偩€的負(fù)載電容和上拉電阻的值決定了信號(hào) 的上升時(shí)間tr,規(guī)定
trmax=300ns。時(shí)間常數(shù)等于源端阻抗和總線電容的乘積,上拉電阻太大會(huì)造成時(shí)間常數(shù)過(guò)大,從而使上升沿的斜率變小,增大了總線上升時(shí)間。
小結(jié):
1、上拉電阻Rp的值由三個(gè)參數(shù)決定:電源電壓、總線電容和連接器件的數(shù)量(輸入電流+漏電流)。
2、總線電容Cb是一條總線線路連接和管腳的總,單位是pF。由于規(guī)定了上升時(shí)間,這個(gè)電容限制了上拉電阻Rp 的值,而電源電壓限制了上拉電阻Rp 的值,輸出級(jí)在VOLmax=0.4V 時(shí)指定的下拉電流是3mA。
如果總線線路的電容負(fù)載升高,位速率將逐漸下降,總線的電容負(fù)載是400pF 時(shí)的,允許位速率是1.7Mbit/s ??偩€電容負(fù)載在100pF~400pF 時(shí)時(shí)序參數(shù)必須呈線性增加。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- USB-C接口全解析:協(xié)議兼容、快充原理與常見(jiàn)問(wèn)題排查2025/12/16 9:50:42
- 簡(jiǎn)述計(jì)算機(jī)總線的分類2025/9/4 17:12:23
- 深度剖析三進(jìn)線兩母聯(lián)供電系統(tǒng)設(shè)計(jì)方案2025/9/3 10:37:39
- 匯流排是什么匯流排好還是線接好2025/8/28 17:13:00
- 安森美 USB - C 電池充電器解決方案2025/8/28 15:45:10
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測(cè)試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測(cè)量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問(wèn)題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見(jiàn)問(wèn)題分析









