Xilinx新一代UltraScale架構(gòu)成為ASIC或SOC原型驗(yàn)證的選擇
出處:電子發(fā)燒友 發(fā)布于:2018-07-03 15:20:53
芯片優(yōu)勢:
XILINX 新一代UltraScale架構(gòu)滿足大規(guī)模ASIC設(shè)計(jì)需求
基于 FPGA 仿真與原型設(shè)計(jì)可快速、準(zhǔn)確地實(shí)現(xiàn) SoC 系統(tǒng)建模和驗(yàn)證并加速軟件和固件的開發(fā)。通過 20nm 解決方案Virtex UltraScale VU440 FPGA , Xilinx 將原型設(shè)計(jì)帶入數(shù)百萬邏輯單元解決方案的階段:
在許多情況下避免了進(jìn)行多芯片分區(qū)的困擾
減少了大型 ASIC 和 ASSP 設(shè)計(jì)的開發(fā)風(fēng)險(xiǎn)
減少了板級空間的要求和復(fù)雜性
實(shí)現(xiàn)靈活 I/O,創(chuàng)建鄰接器件
降低了系統(tǒng)級功耗
Dini Group 介紹 :
Dini Group是提供大規(guī)模FPGA 的ASIC驗(yàn)證平臺、高性能IP與系統(tǒng)的國際領(lǐng)導(dǎo)企業(yè)。 Dini Group的FPGA驗(yàn)證平臺大量用于ASIC和SOC原型設(shè)計(jì)、低延遲交易和高性能計(jì)算。在加利福尼亞州La Jolla的Dini 總部,Dini Group的員工面向已經(jīng)提供了超過12億個(gè)ASIC門的產(chǎn)品。
解決方案 | Dini Group提供基于XilinxUltraScale架構(gòu)的超大規(guī)模ASIC原型驗(yàn)證平臺 - DNVUF4A
Xilinx新一代UltraScale架構(gòu)成為ASIC或SOC原型驗(yàn)證的選擇
DNVUF4A
平臺介紹:
DNVUF4A是一個(gè)為ASIC與IP設(shè)計(jì)者提供大容量與靈活可擴(kuò)展的原型邏輯和存儲(chǔ)器設(shè)計(jì)載體的完整的原型驗(yàn)證系統(tǒng)。DNVUF4A配置了四個(gè)Virtex UltraScale VU440,能夠?yàn)樵O(shè)計(jì)者提供達(dá)到1.16億門的ASIC柵級技術(shù)標(biāo)準(zhǔn)測量門數(shù)。DNVUF4A作為一個(gè)獨(dú)立的系統(tǒng),可以通過4-lane PCIe電纜(GEN3),USB或者以太網(wǎng)與主機(jī)進(jìn)行連接通信。多個(gè)DNVUF4A可以進(jìn)行級聯(lián),從而實(shí)現(xiàn)超過10億門的擴(kuò)展無縫連接。本平臺的Virtex UltraScale FPGA資源100%可以供用戶應(yīng)用需求。DNVUF4A通過利用Xilinx 16nm Virtex UltraScale系列技術(shù)的FPGA實(shí)現(xiàn)了高門密度和支持快目標(biāo)時(shí)鐘頻率的應(yīng)用。
支持多板堆疊系統(tǒng):VIRTEX-ULTRASCALE GENERATION
Xilinx新一代UltraScale架構(gòu)成為ASIC或SOC原型驗(yàn)證的選擇
多板堆疊示意圖
Dini Group 的主營業(yè)務(wù)
無論您的設(shè)計(jì)在硬件上遇到什么工程問題,我們的FPGA平臺都可以比市場上其他任何FPGA平臺提供更快的速度,更好地解決工程問題。 無論是高性能計(jì)算,低延遲交易,多核大規(guī)模FPGA原型,SoC原型,電信分析,ASIC原型開發(fā),代碼驗(yàn)證,云計(jì)算,視頻和音頻壓縮和濾波,算法加速 - 我們的平臺都可以勝任所有這些問題。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 恒玄BES2800芯片:6nm工藝+雙核M55+藍(lán)牙5.4的融合之作2025/11/5 9:30:36
- AR眼鏡芯片有哪些選擇2025/10/31 15:13:48
- 一文了解車規(guī)級芯片認(rèn)證標(biāo)準(zhǔn)2025/9/16 15:40:14
- 探究 MCU 芯片靜電高但產(chǎn)品靜電指標(biāo)不佳的原因2025/9/4 16:12:23
- 138譯碼器的工作原理2025/8/29 17:04:49
- 高速PCB信號完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見問題分析









