基于FPGA +AD7609的數(shù)據(jù)采集系統(tǒng)的實現(xiàn)和設(shè)計
出處:電子發(fā)燒友網(wǎng) 發(fā)布于:2018-07-03 14:10:08
1 背景知識
隨著信息技術(shù)的發(fā)展,特別是各種數(shù)字處理器處理速度的提高,人們對數(shù)據(jù)采集系統(tǒng)的要求越來越高,特別是在一些需要在極短時間內(nèi)完成大量數(shù)據(jù)采集的場合,對數(shù)據(jù)采集系統(tǒng)的速度提出了非常高的要求。
為了實現(xiàn)高速、連續(xù)采樣的數(shù)據(jù)采集系統(tǒng),本文介紹了一種基于 FPGA +AD7609的數(shù)據(jù)采集系統(tǒng)的構(gòu)成及技術(shù)實現(xiàn)。采用 FPGA 作為主模塊,AD7609為數(shù)據(jù)采集模塊,并設(shè)計了硬件實現(xiàn)電路。
實驗測試結(jié)果表明,系統(tǒng)結(jié)構(gòu)靈活,性價比高,數(shù)據(jù)采集能力強(qiáng),各項指標(biāo)均達(dá)到了設(shè)計要求,具有廣泛的實用性。
2 數(shù)據(jù)采集系統(tǒng)的實現(xiàn)
2.1 系統(tǒng)硬件設(shè)計
2.1.1 主控模塊FPGA
在本設(shè)計中,F(xiàn)PGA主控模塊使用Xilinx公司的Spartan-6產(chǎn)品,型號為XC6SLX9-2FTG256C。設(shè)計中使用了該系列的黑金FPGA開發(fā)板,有效地提高了開發(fā)設(shè)計進(jìn)度。開發(fā)板系統(tǒng)結(jié)構(gòu)圖如下圖1所示。

圖 1 開發(fā)板系統(tǒng)結(jié)構(gòu)圖
FPGA模塊為整個系統(tǒng)的控制部分,使用硬件描述語言Verilog HDL對FPGA進(jìn)行程序設(shè)計,以實現(xiàn)系統(tǒng)的整體功能要求。
2.1.2 數(shù)據(jù)采集模塊AD7609
AD7609是一款18位、8通道、真差分、同步采樣模數(shù)數(shù)據(jù)采集系統(tǒng)(DAS),該器件內(nèi)置模擬輸入箝位保護(hù)、二階抗混疊濾波器、跟蹤保持放大器、18位電荷再分配逐次逼近型模數(shù)轉(zhuǎn)換器(ADC)、靈活的數(shù)字濾波器、2.5 V基準(zhǔn)電壓源、基準(zhǔn)電壓緩沖以及高速串行和并行接口。其功能框圖如圖2所示。

圖 2 AD7609功能框圖
AD7609采用5 V單電源供電,可以處理±10 V和±5 V真雙極性差分輸入信號,同時所有通道均能以高達(dá)200kSPS的吞吐速率采樣。
在此次設(shè)計中,將AD的工作方式設(shè)置為串行數(shù)據(jù)采集模式,采樣率設(shè)為速率200kSPS,參考電壓為內(nèi)部基準(zhǔn)模式,設(shè)計的電路原理圖如下圖3所示。

圖 3 AD7609原理圖設(shè)計
AD7609的控制端口,連接到FPGA控制模塊,通過Verilog程序進(jìn)行數(shù)據(jù)的采集和控制。
2.1.3 硬件電路的實現(xiàn)
本設(shè)計中,使用Cadence軟件設(shè)計了AD采集電路,進(jìn)行了實物焊接和驗證。其印制板PCB電路圖如下圖4所示。

圖 4 印制板PCB電路圖
焊接完成,并調(diào)試成功的實物圖如下圖5所示。

圖 5 前端實物電路圖
其中AD7609的控制引腳,通過排線與FPGA的IO口連接,被采集信號,從右邊的CH1和2端口輸入。
2.2 系統(tǒng)程序設(shè)計
2.2.1 程序流程設(shè)計
本設(shè)計中,將AD7609的工作方式配置為串行模式,采樣率200kSPS,對應(yīng)的串行模式采樣時序如下圖6所示。

圖 6 串行模式的采樣時序圖
通過FPGA設(shè)計AD采集轉(zhuǎn)換程序,根據(jù)AD7609采樣要求與工作特性,設(shè)計了如下圖7所示的AD采樣流程圖。

圖 7 AD7609采樣流程圖
2.2.2 AD7609程序設(shè)計
AD7609能同時滿足8通道的200kSPS采樣,在本設(shè)計中,對通道CH1和CH2進(jìn)行程序控制和設(shè)計。模塊接口源程序如下圖所示。

圖 8 AD7609模塊接口程序
AD7609采集控制流程源程序如下圖9所示。

圖 9 AD7609采集控制流程程序
綜合該模塊后的RTL電路圖如下圖10所示。

圖 10 AD7609模塊的RTL圖
2.2.3 仿真驗證
采用ISE14.7內(nèi)部的仿真軟件進(jìn)行仿真驗證,測試源程序如下圖11所示。

圖 11 仿真測試源程序
對用的仿真結(jié)果如下圖12所示,可見完整地實現(xiàn)了對AD7609的功能控制。

圖 12 程序仿真驗證結(jié)果
2.2.4 實測驗證
首先在工作區(qū)中配置ChipScope在線調(diào)試軟件,添加需要觀測的數(shù)據(jù)。然后,通過該調(diào)試軟件,將程序到主控模塊的FPGA中。
使用ChipScope在線調(diào)試軟件抓取實時數(shù)據(jù),驗證硬件模塊的正確性,得到如下圖13所示的AD7609數(shù)據(jù)采樣結(jié)果。

圖 13 實物數(shù)據(jù)采樣結(jié)果
本設(shè)計中,AD7609的數(shù)值轉(zhuǎn)換的計算公式如下圖14所示。

圖 14 AD7609數(shù)值轉(zhuǎn)換公式
對應(yīng)圖13中的數(shù)據(jù)計算過程為:(6Af6)H = (27382)D,采樣得到的數(shù)值V=27382*10/131072 = 2.08908V,與實際輸入電壓一致。
3 結(jié)語
經(jīng)過實驗測試和計算,充分驗證了本系統(tǒng)設(shè)計的合理性和有效性。實驗數(shù)據(jù)表明,該數(shù)據(jù)采集系統(tǒng)運(yùn)行穩(wěn)定可靠,實現(xiàn)了對高速數(shù)據(jù)的連續(xù)采樣。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實其內(nèi)容的真實性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 恒玄BES2800芯片:6nm工藝+雙核M55+藍(lán)牙5.4的融合之作2025/11/5 9:30:36
- AR眼鏡芯片有哪些選擇2025/10/31 15:13:48
- 一文了解車規(guī)級芯片認(rèn)證標(biāo)準(zhǔn)2025/9/16 15:40:14
- 探究 MCU 芯片靜電高但產(chǎn)品靜電指標(biāo)不佳的原因2025/9/4 16:12:23
- 138譯碼器的工作原理2025/8/29 17:04:49
- 高速PCB信號完整性(SI)設(shè)計核心實操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計
- 連接器耐腐蝕性能測試方法
- PCB電磁兼容(EMC)設(shè)計與干擾抑制核心實操規(guī)范
- 用于相位噪聲測量的低通濾波器設(shè)計與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計常見問題分析









