PCB設(shè)計對靜電放電電流產(chǎn)生的場效應(yīng)的解決方法
出處:電子產(chǎn)品世界 發(fā)布于:2018-07-26 14:48:34
PCB設(shè)計技術(shù)會對下面三種效應(yīng)都產(chǎn)生影響:
1.靜電放電之前靜電場的效應(yīng)
2.放電產(chǎn)生的電荷注入效應(yīng)
3.靜電放電電流產(chǎn)生的場效應(yīng)
但是,主要是對第三種效應(yīng)產(chǎn)生影響。下面的討論將針對第三條所述的問題給出設(shè)計指南。
通常,源于接收電路之間的場耦合可以通過下列方式之一減?。?/p>
1.在源端使用濾波器以衰減信號
2.在接收端使用濾波器以衰減信號
3.增加距離以減小耦合
4.降低源和/或接收電路的天線效果以減小耦合
5.將接收天線與發(fā)射天線垂直放置以減小耦合
6.在接收天線與發(fā)射天線之間加屏蔽
7.減小發(fā)射及接收天線的阻抗來減小電場耦合
8.增加發(fā)射或接收天線之一的阻抗來減小磁場耦合
9.采用一致的、低阻抗參考平面(如同多層PCB設(shè)計所提供的)耦合信號,使它們保持共模方式
在具體PCB設(shè)計中,如電場或磁場占主導(dǎo)地位,應(yīng)用方法7和8就可以解決。然而,靜電放電一般同時產(chǎn)生電場和磁場,這說明方法7將改善電場的抗擾度,但同時會使磁場的抗擾度降低。方法8則與方法7帶來的效果相反。所以,方法7和8并不是完善的解決方案。不管是電場還是磁場,使用方法1~6與9都會取得一定的效果,但PCB設(shè)計的解決方法主要取決于方法3~6和9的綜合使用。
版權(quán)與免責聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔此類作品侵權(quán)行為的直接責任及連帶責任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負版權(quán)等法律責任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- PCB電磁兼容性(EMC)設(shè)計核心實操規(guī)范2026/4/15 14:39:47
- 多層PCB疊層設(shè)計核心實操規(guī)范2026/4/14 16:02:09
- PCB焊盤與過孔設(shè)計核心實操規(guī)范(含可焊性與可靠性保障)2026/4/13 16:14:19
- 高速PCB信號完整性(SI)設(shè)計核心實操規(guī)范2026/4/10 11:24:24
- PCB電磁兼容(EMC)設(shè)計與干擾抑制核心實操規(guī)范2026/4/9 10:38:43









