PIC測試在睡眠下的消耗電流
出處:21ic 發(fā)布于:2018-07-23 14:17:01
單片機(jī)在外部IO口設(shè)置成輸入并有固定電平的情況下,程序進(jìn)入一個(gè)NOP指令和跳轉(zhuǎn)指令的死循環(huán)后耗電約1.26mA
1.SLEEP之后:WDT開并256分頻,每2.3秒左右喚醒,所有IO口為數(shù)字輸入口,直接接高電平或低電平。5V,0.159mA,主要配置:_INTRC_OSC_NOCLKOUT&_WDT_ON&_PWRTE_ON&_MCLRE_OFF&_BODEN
2.上面的程序沒動(dòng),只是配置&_BODEN_OFF,電流降為8.5μA,其它配置變化對電流消耗影響不大,WDT開與不開只差0.1μA,可見BROWNOUTDOWN功能是個(gè)耗電大戶。
3.上面的配置、程序沒動(dòng),所有IO輸入口懸空,結(jié)果電流變?yōu)?.8-1mA,以上均沒開電平變化中斷,而且手接近 單片機(jī) 電流變的更大??梢婋m然IO口看似沒有吸收電流,但干擾電平引起單片機(jī)內(nèi)部比較器頻繁翻轉(zhuǎn)的電流可以說很驚人。
4.以上配置,僅將WDT分頻比改為1:1,各IO口仍然接固定電平,此時(shí) 單片機(jī) WDT約每1.8mS喚醒,電流為8.8μA,可見RC的喚醒很省電。
5.以上配置,WDT1:256分頻,將所有IO口設(shè)置成輸出,并輸出低電平,IO口不接任何負(fù)載,結(jié)果電流為9.5μA,與輸入相比多了1μA??梢奍O口的驅(qū)動(dòng)也是要能量的。
6.以上配置,WDT1:256,各AD輸入口設(shè)置成AD輸入,其它設(shè)置成IO輸入,均接固定電平,ADON置1,GO為零,此時(shí)AD模塊開啟,轉(zhuǎn)換未開始,轉(zhuǎn)換時(shí)鐘采用系統(tǒng)時(shí)鐘的1/8,電流8.8μA基本無變化,轉(zhuǎn)換時(shí)鐘采用AD獨(dú)立RC振蕩,電流仍為8.8μA,獨(dú)立RC振蕩,GO置1,轉(zhuǎn)換完成后繼續(xù)AD轉(zhuǎn)換,電流為9.2μA,期間沒有空余采樣電容的充電時(shí)間,可見AD轉(zhuǎn)換并不怎么耗電。
7.關(guān)閉AD,開啟RA口的弱上拉,有弱上拉的IO懸空,WDT1:1,電流8.8μA,將弱上拉的IO口其中一腳接地,電流猛增至212.4μA,換算下來一個(gè)弱上拉相當(dāng)于一個(gè)24KΩ左右的電阻。
綜上所述,耗電大戶有兩個(gè):大戶是懸空的輸入腳,第二大戶為弱上拉時(shí)IO口接地。第三大戶為BROWNOUTDOWNRESET(電壓過低復(fù)位)。若要省電的話不妨以此參考。此次試驗(yàn)是 單片機(jī) 沒有任何外圍電路的情況下測得,當(dāng)然外圍電路比較復(fù)雜,設(shè)計(jì)省電模式其它電路的耗電也要考慮。若要非常省電,那么每個(gè)功能是否開啟都是錙珠必較的。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- EDA技術(shù)工具鏈與全流程設(shè)計(jì)運(yùn)維指南2026/1/5 10:28:51
- PLC程序現(xiàn)場疑難問題排查與深度優(yōu)化指南2025/12/24 14:36:36
- PLC程序現(xiàn)場調(diào)試與優(yōu)化實(shí)操指南2025/12/24 14:29:57
- 工業(yè)PLC模擬量信號采集:調(diào)理技術(shù)與抗干擾工程方案2025/12/15 14:39:08
- PLC設(shè)備如何選型2025/9/5 17:15:14
- 高速PCB信號完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見問題分析









