xilinx vivado的五種仿真模式和區(qū)別
出處:維庫電子市場網(wǎng) 發(fā)布于:2023-06-20 15:41:21
本文介紹一下Xilinx的開發(fā)軟件 vivado 的仿真模式, vivado的仿真暫分為五種仿真模式。
分別為:
1. run behavioral simulaTIon-----行為級仿真,行為級別的仿真通常也說功能仿真。
2. post-synthesis funcTIon simulaTIon-----綜合后的功能仿真。
3. post-synthesis TIming simulation-----綜合后帶時(shí)序信息的仿真,綜合后帶時(shí)序信息的仿真比較接近于真實(shí)的時(shí)序。
4. post-implementation function simulation-----布線后的功能仿真。
5. post-implementation timing simulation-----(布局布線后的仿真) 執(zhí)行后的時(shí)序仿真,該仿真時(shí)接近真實(shí)的時(shí)序波形。
下面小編來詳細(xì)介紹一下不同仿真模式的區(qū)別。
數(shù)字電路設(shè)計(jì)中一般包括3個(gè)大的階段:源代碼輸入、綜合和實(shí)現(xiàn),而電路仿真的切入點(diǎn)也基本與這些階段相吻合,根據(jù)適用的設(shè)計(jì)階段的不同仿真可以分為RTL行為級仿真、綜合后門級功能仿真和時(shí)序仿真。這種仿真輪廓的模型不僅適合FPGA/CPLD設(shè)計(jì),同樣適合IC設(shè)計(jì)。
一、RTL行為級仿真
在大部分設(shè)計(jì)中執(zhí)行的個(gè)仿真將是RTL行為級仿真。這個(gè)階段的仿真可以用來檢查代碼中的語法錯(cuò)誤以及代碼行為的正確性,其中不包括延時(shí)信息。如果沒有實(shí)例化一些與器件相關(guān)的特殊底層元件的話,這個(gè)階段的仿真也可以做到與器件無關(guān)。因此在設(shè)計(jì)的初期階段不使用特殊底層元件即可以提高代碼的可讀性、可維護(hù)性,又可以提高仿真效率,且容易被重用。(絕大部分設(shè)計(jì)人員將這個(gè)階段的仿真叫功能仿真?。?/p>
二、綜合后門級功能仿真 (前仿真)
一般在設(shè)計(jì)流程中的第二個(gè)仿真是綜合后門級功能仿真。絕大多數(shù)的綜合工具除了可以輸出一個(gè)標(biāo)準(zhǔn)網(wǎng)表文件以外,還可以輸出Verilog或者VHDL網(wǎng)表,其中標(biāo)準(zhǔn)網(wǎng)表文件是用來在各個(gè)工具之間傳遞設(shè)計(jì)數(shù)據(jù)的,并不能用來做仿真使用,而輸出的Verilog或者VHDL網(wǎng)表可以用來仿真,之所以叫門級仿真是因?yàn)榫C合工具給出的仿真網(wǎng)表已經(jīng)是與生產(chǎn)廠家的器件的底層元件模型對應(yīng)起來了,所以為了進(jìn)行綜合后仿真必須在仿真過程中加入廠家的器件庫,對仿真器進(jìn)行一些必要的配置,不然仿真器并不認(rèn)識其中的底層元件,無法進(jìn)行仿真。Xilinx公司的集成開發(fā)環(huán)境ISE中并不支持綜合后仿真,而是使用映射前門級仿真代替,對于Xilinx開發(fā)環(huán)境來說,這兩個(gè)仿真之間差異很小。
三、時(shí)序仿真 (后仿真)
在設(shè)計(jì)流程中的一個(gè)仿真是時(shí)序仿真。在設(shè)計(jì)布局布線完成以后可以提供一個(gè)時(shí)序仿真模型,這種模型中也包括了器件的一些信息,同時(shí)還會提供一個(gè)SDF時(shí)序標(biāo)注文件(Standard Delay format Timing Anotation)。SDF時(shí)序標(biāo)注初使用在Verilog語言的設(shè)計(jì)中,現(xiàn)在VHDL語言的設(shè)計(jì)中也引用了這個(gè)概念。對于一般的設(shè)計(jì)者來說并不需知道SDF。
總結(jié)
行為級仿真時(shí)必須的,能夠確保你所設(shè)計(jì)功能是正確的,綜合后時(shí)序仿真是有必要的,能夠排除大部分的時(shí)序問題,至于后仿真,只能是解決疑難雜癥時(shí)再采取的大招,非常費(fèi)時(shí)間,一般不建議做后仿真。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- ARM技術(shù)架構(gòu)與應(yīng)用開發(fā)實(shí)踐指南2026/1/6 10:40:19
- 嵌入式實(shí)時(shí)操作系統(tǒng)(RTOS)選型與移植技術(shù)指南2025/12/31 10:42:31
- 工業(yè)嵌入式系統(tǒng):通信接口技術(shù)選型與抗干擾設(shè)計(jì)實(shí)踐2025/12/15 14:36:53
- 深入解析嵌入式 OPENAMP 框架:開啟異核通信新時(shí)代2025/7/22 16:27:29
- 一文快速了解OPENWRT基礎(chǔ)知識2025/7/14 16:59:04
- 高速PCB信號完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見問題分析









