詳細(xì)解析高速電路設(shè)計(jì)中耦合電容的重要性
出處:電子發(fā)燒友網(wǎng) 發(fā)布于:2023-06-21 15:46:03
相對(duì)于低頻電路需要做復(fù)雜的電路匹配,高頻電路結(jié)構(gòu)相對(duì)簡(jiǎn)單,可簡(jiǎn)單的結(jié)構(gòu)往往意味著需要考慮更多的問(wèn)題。拿常見(jiàn)的AC耦合電容來(lái)講,要么在芯片之間加兩顆直連,要么在芯片與連接器之間加兩顆??此坪?jiǎn)單,但一切都因?yàn)楦咚俣煌8咚偈惯@顆電容變得不“理想”,這顆電容沒(méi)有設(shè)計(jì)好,可能會(huì)導(dǎo)致整個(gè)項(xiàng)目的失敗。因此,對(duì)高速電路而言,這顆AC耦合電容沒(méi)有優(yōu)化好將是“致命”的。
下面筆者依據(jù)之前的項(xiàng)目經(jīng)驗(yàn),盤(pán)點(diǎn)分析一下我在這顆電容的使用上遇到的一些問(wèn)題。
開(kāi)始要先明白AC耦合電容的作用。一般來(lái)講,我們用AC耦合電容來(lái)提供直流偏壓,就是濾出信號(hào)的直流分量,使信號(hào)關(guān)于0軸對(duì)稱。既然是這個(gè)作用,那么這顆電容是不是可以放在通道的任何位置呢?這就是筆者初做高頻電路時(shí),在這顆電容使用上遇到的個(gè)問(wèn)題——AC耦合電容到底該放在哪。
這里拿一個(gè)項(xiàng)目中常遇到典型的通路來(lái)分析。
在低速電路設(shè)計(jì)中,這顆電容可以等效成理想電容。而在高頻電路中,由于寄生電感的存在以及板材造成的阻抗不連續(xù)性,實(shí)際上這顆電容不能看作是理想電容。這里信號(hào)頻率2.5G,通道長(zhǎng)度4000mil,AC耦合電容的位置分別在距離發(fā)送端和接收端200mil的位置。我們看一下仿真出的眼圖的變化。
顯然,這顆AC耦合電容靠近接收端的時(shí)候信號(hào)的完整性要好于放在發(fā)送端。我的理解是這樣的,非理想電容器阻抗不連續(xù),信號(hào)經(jīng)過(guò)通道衰減后反射的能量會(huì)小于直接反射的能量,所以絕大多數(shù)串行鏈路要求這顆AC耦合電容放在接收端。但也有例外,筆者之前做板對(duì)板連接時(shí)遇到過(guò)這個(gè)問(wèn)題,查PCIE規(guī)范發(fā)現(xiàn)如果是兩個(gè)板通常放置在發(fā)送端上,此時(shí)還利用到了AC耦合電容的另外一個(gè)作用——過(guò)壓保護(hù)。比如說(shuō)SATA,所以通常要求靠近連接器放置。
解決了放置的問(wèn)題,另一個(gè)困擾大家的就是容值的選取了。這樣說(shuō),我們的整個(gè)串行鏈路等效出的電阻R是固定的,那么AC耦合電容C的選取將會(huì)關(guān)系到時(shí)間常數(shù)(RC),RC越大,過(guò)的直流分量越大,直流壓降越低。既然這樣,AC耦合電容可以無(wú)限增大嗎?顯然是不行的。
同樣的位置,與圖3相比可以看出增大耦合電容后,眼高變低。原因是“高速”使電容變的不理想。感應(yīng)電感會(huì)產(chǎn)生串聯(lián)諧振,容值越大,諧振頻率越低,AC耦合電容在低頻情況下呈感性,因此高頻分量衰減增大,眼高變小,上升沿變緩,相應(yīng)的JITTER也會(huì)增大。通常建議AC耦合電容在0.01uf~0.2uf之間,項(xiàng)目中0.1uf比較常見(jiàn)。推薦使用0402的封裝。
,解決了以上兩個(gè)問(wèn)題,再?gòu)腜CB設(shè)計(jì)上分析一下這顆電容的優(yōu)化設(shè)計(jì)。實(shí)際在項(xiàng)目中,與AC耦合電容的位置、容值大小這些可見(jiàn)因素相比,更加難以捉摸的是板材本身(包括焊盤(pán)的、銅箔的均勻度等)以及焊盤(pán)處的寄生電容對(duì)信號(hào)完整性的影響。我們知道,高頻信號(hào)必須沿著有均勻特征阻抗的路徑傳播,如果遇到阻抗失配或者不連續(xù)的情況時(shí),部分信號(hào)會(huì)被反射回發(fā)射端,造成信號(hào)的衰減,影響信號(hào)的完整性。項(xiàng)目中,這種情況通常會(huì)出現(xiàn)在焊盤(pán)或者是板載連接器處。筆者初涉及的高速電路設(shè)計(jì)時(shí),經(jīng)常遇到這個(gè)問(wèn)題。
解決這個(gè)問(wèn)題要從兩個(gè)方面入手。首先在板材的選取上,我們?cè)趹?yīng)用中通常選用高性能的ROGERS板材,羅杰斯的板材在銅箔厚度的控制上非常,均勻的銅箔覆蓋大大降低了阻抗的不連續(xù)性;然后在消除焊盤(pán)處的寄生電容上,業(yè)內(nèi)常見(jiàn)的辦法是在焊盤(pán)處做隔層處理(挖空位于焊盤(pán)正下方的參考平面區(qū)域,在內(nèi)層創(chuàng)建銅填充),通過(guò)增大焊盤(pán)與其參考平面(或者是返回路徑)之間的距離,減小電容的不連續(xù)性。在筆者的項(xiàng)目中多采用介質(zhì)均勻、銅箔寬度控制的ROGERS板材也有效提高了焊盤(pán)的加工。
通過(guò)仿真對(duì)比一下ROGERS板材做隔層處理前后的信號(hào)完整性。
在用ROGERS板材做隔層處理之后,相比未做隔層處理回波損耗下降到-30dB之內(nèi),大大降低了回波損耗,保證了信號(hào)傳輸?shù)耐暾?/p>
綜上,想要搞定高頻電路中這顆“致命”的AC耦合電容,不僅要做足電路設(shè)計(jì)上的功課,同時(shí),選擇性能更好的高頻PCB板材料會(huì)讓你事半功倍。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類(lèi)作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 高溫環(huán)境下電源IC選型建議2026/4/13 13:53:19
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)2026/4/10 11:03:45
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)2026/4/9 10:06:18
- AC-DC電源模塊選型指南2026/4/8 10:35:45
- 如何選擇適合你項(xiàng)目的AC-DC電源轉(zhuǎn)換方案?2026/4/8 10:15:39
- 編碼器的工作原理及作用1
- 超強(qiáng)整理!PCB設(shè)計(jì)之電流與線寬的關(guān)系2
- 三星(SAMSUNG)貼片電容規(guī)格對(duì)照表3
- 電腦藍(lán)屏代碼大全4
- 國(guó)標(biāo)委發(fā)布《電動(dòng)汽車(chē)安全要求第3部分:人員觸電防護(hù)》第1號(hào)修改單5
- 通俗易懂談上拉電阻與下拉電阻6
- 繼電器的工作原理以及驅(qū)動(dòng)電路7
- 電容單位8
- 跟我學(xué)51單片機(jī)(三):?jiǎn)纹瑱C(jī)串口通信實(shí)例9
- 一種三極管開(kāi)關(guān)電路設(shè)計(jì)10
- PCB焊盤(pán)與過(guò)孔設(shè)計(jì)核心實(shí)操規(guī)范(含可焊性與可靠性保障)
- 汽車(chē)電子常用電子元器件選型指南
- MOSFET驅(qū)動(dòng)與隔離方案設(shè)計(jì)
- 高溫環(huán)境下電源IC選型建議
- 安防監(jiān)控設(shè)備連接器應(yīng)用分析
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測(cè)試方法









